PCB fil elektrik eksperyans konsepsyon enjenyè

Jeneral pwosesis debaz konsepsyon PCB la se jan sa a: preparasyon preliminè -> konsepsyon estrikti PCB -> Layout PCB -> fil elektrik -> optimize fil elektrik ak enprime ekran swa -> enspeksyon rezo ak DRC ak enspeksyon estrikti -> fè plak.
Preparasyon preliminè.
Sa a gen ladan prepare katalòg ak schematic “Si ou vle fè yon bon travay, ou dwe premye file zouti ou yo. “Pou fè yon bon tablo, ou pa ta dwe sèlman desine prensip la, men tou, trase byen. Anvan konsepsyon PCB, premye prepare bibliyotèk la eleman nan schematic Sch ak PCB. Bibliyotèk la eleman ka Protel (anpil elektwonik zwazo fin vye granmoun yo te Protel nan tan sa a), men li difisil a jwenn yon sèl apwopriye. Li se pi bon fè bibliyotèk la eleman dapre done yo gwosè estanda nan aparèy la chwazi. Nan prensip, fè bibliyotèk la eleman nan PCB premye, ak Lè sa a, bibliyotèk la eleman nan sch. Bibliyotèk la eleman nan PCB gen kondisyon ki wo, ki afekte dirèkteman enstalasyon an nan tablo a; Kondisyon bibliyotèk eleman nan SCH yo relativman ki lach. Jis peye atansyon sou defini atribi yo PIN ak relasyon ki koresponn lan ak eleman PCB. PS: note broch yo kache nan bibliyotèk la estanda. Lè sa a, gen konsepsyon an schematic. Lè ou pare, ou pare yo kòmanse konsepsyon PCB.
Dezyèm: konsepsyon estrikti PCB.
Nan etap sa a, dapre gwosè a tablo sikwi detèmine ak divès kalite pwezante mekanik, trase sifas la PCB nan anviwònman an konsepsyon PCB, epi mete konektè yo mande yo, kle / switch, twou vis, twou asanble, elatriye selon kondisyon yo pwezante. Ak konplètman konsidere epi detèmine zòn nan fil elektrik ak zòn ki pa fil elektrik (tankou ki kantite zòn alantou twou a vis ki dwe nan zòn nan ki pa fil elektrik).
Twazyèm: Layout PCB.
Layout a se mete aparèy sou tablo a. Nan moman sa a, si tout preparasyon yo mansyone pi wo a yo fè, ou ka jenere yon tab rezo (Design -> kreye netlist) sou dyagram nan schematic, ak Lè sa a, enpòte yon tab rezo (Design -> chaj privye) sou dyagram PCB la. Ou ka wè ke aparèy yo tout ranmase kò yo, epi gen fil k ap vole ant broch yo pou fè koneksyon an. Lè sa a, ou ka layout aparèy la. Layout jeneral la dwe fèt selon prensip sa yo:
① Zonaj rezonab dapre pèfòmans elektrik, jeneralman divize an: zòn sikwi dijital (sètadi pè entèferans ak jenere entèferans), zòn sikwi analòg (pè entèferans) ak zòn kondwi pouvwa (sous entèferans);
② Sikwi ki konplete menm fonksyon an dwe mete fèmen ke posib, epi tout konpozan yo dwe ajiste pou asire fil elektrik senp; An menm tan an, ajiste pozisyon relatif ant blòk fonksyonèl yo pou fè koneksyon ant blòk fonksyonèl yo kout;
③. pou konpozan ki gen kalite siperyè, yo dwe konsidere pozisyon enstalasyon an ak fòs enstalasyon an; Eleman chofaj yo dwe mete apa de eleman tanperati sansib, epi mezi konveksyon tèmik dwe konsidere lè sa nesesè;
④ Chofè a I / O dwe fèmen nan kwen an nan tablo a enprime ak Connector a sortan osi lwen ke posib;
⑤ Dèlko revèy la (tankou osilateur kristal oswa osilateur revèy) dwe fèmen tankou posib nan aparèy la lè l sèvi avèk revèy la;
⑥ Yon kondansateur decoupling (se sèl condensateur wòch ak bon pèfòmans frekans segondè jeneralman itilize) dwe ajoute ant peny la opinyon chak sikwi entegre ak tè a; Lè espas tablo sikwi a dans, yon kondansateur tantal kapab ajoute tou otou plizyè sikwi entegre.
⑦. yon dyòd egzeyat (1N4148) dwe ajoute nan bobin relè a;
⑧ Layout la dwe ekilibre, dans ak lòd, epi yo pa dwe tèt lou oswa lou
“”
—— Se yon atansyon espesyal ki nesesè
Lè w ap mete konpozan, yo dwe konsidere gwosè aktyèl la (zòn ak wotè) ak pozisyon relatif ant konpozan yo pou asire pèfòmans elektrik tablo sikwi a ak posibilite ak konvenyans nan pwodiksyon ak enstalasyon. An menm tan an, sou site ke prensip ki anwo yo ka reflete, plasman eleman yo ta dwe apwopriye modifye pou fè yo pwòp e bèl. Konpozan ki sanble yo ta dwe mete nètman nan menm direksyon an, li pa ka “gaye”.
Etap sa a gen rapò ak imaj an jeneral nan tablo a ak difikilte pou fil elektrik nan pwochen etap la, kidonk nou ta dwe fè gwo efò pou konsidere li. Pandan Layout, preliminè fil elektrik ka fèt pou kote ensèten ak konplètman konsidere yo.
Katriyèm: fil elektrik.
Fil elektrik se yon pwosesis enpòtan nan konsepsyon PCB antye. Sa a pral afekte dirèkteman sou pèfòmans PCB. Nan pwosesis la nan konsepsyon PCB, fil elektrik jeneralman divize an twa rèy: premye a se fil elektrik, ki se egzijans debaz nan konsepsyon PCB. Si liy yo pa konekte epi gen yon liy vole, li pral yon tablo ki pa kalifye. Li ka di ke li pa te prezante ankò. Dezyèm lan se satisfaksyon nan pèfòmans elektrik. Sa a se estanda pou mezire si yon tablo sikwi enprime kalifye. Sa a se ak anpil atansyon ajiste fil elektrik la apre fil elektrik reyalize bon pèfòmans elektrik. Lè sa a, gen bote. Si fil elektrik ou a konekte, pa gen okenn kote ki afekte pèfòmans nan aparèy elektrik, men Yon ti koutje sou, li dezord nan tan lontan an, makonnen ak kolore ak kolore, menm si pèfòmans elektrik ou a bon, li se toujou yon moso nan fatra nan je lot moun. Sa a pote gwo deranjman nan tès ak antretyen. Fil elektrik yo ta dwe pwòp ak inifòm, pa krout ak dezorganize. Sa yo ta dwe reyalize anba kondisyon pou asire pèfòmans elektrik ak satisfè lòt kondisyon endividyèl, otreman li pral abandone Basics yo. Prensip sa yo dwe swiv pandan fil elektrik:
① Anjeneral, liy elektrik la ak fil tè a dwe branche an premye pou asire pèfòmans elektrik tablo sikwi a. Nan seri ki akseptab la, lajè ekipman pou pouvwa a ak fil tè a pral elaji otank posib. Li pi bon ke fil tè a pi laj pase lajè liy pouvwa a. Relasyon yo se: fil tè> liy kouran> liy siyal. Anjeneral, lajè liy siyal la se 0.2 ~ 0.3mm, lajè a amann ka rive jwenn 0.05 ~ 0.07mm, ak liy lan pouvwa se jeneralman 1.2 ~ 2.5mm. Pou PCB a nan sikwi dijital, yon fil tè lajè ka itilize yo fòme yon sikwi, se sa ki, yo fòme yon rezo tè (tè a nan sikwi analòg pa ka itilize nan fason sa a)
② Fil ak kondisyon strik (tankou liy-wo frekans) dwe branche davans, ak liy bò nan fen opinyon ak fen pwodiksyon dwe evite paralèl adjasan pou fè pou evite entèferans refleksyon. Si sa nesesè, fil tè dwe ajoute pou izolasyon. Fil elektrik la nan de kouch adjasan dwe pèpandikilè youn ak lòt ak paralèl, ki se fasil yo pwodwi parazit kouple.
Shell Koki osilatè a dwe chita, ak liy revèy la dwe kout ke posib, epi li pa dwe toupatou. Anba sikwi osilasyon revèy la ak sikwi lojik espesyal gwo vitès la, yo ta dwe ogmante zòn ki sou latè a, ak lòt liy siyal yo pa ta dwe pran pou fè jaden elektrik ki antoure a fèmen nan zewo;
④ 45o fil elektrik kase dwe adopte osi lwen ke posib, epi 90o fil elektrik kase pa dwe itilize pou redwi radyasyon siyal segondè frekans lan (Double arc dwe itilize tou pou liy ki gen kondisyon ki wo)
⑤ Pa gen liy siyal ki dwe fòme yon bouk. Si li inevitab, bouk la dwe tankou ti ke posib; Vias nan liy siyal yo dwe tankou kèk ke posib;
⑥ Liy kle yo dwe kout epi epè ke posib, epi yo dwe ajoute zòn pwoteksyon sou toude bò yo.
⑦ Lè w ap transmèt siyal sansib ak bri siyal bann jaden nan kab plat, li dwe dirije soti nan chemen an nan “fil tè tè fil siyal”.
⑧ Pwen tès yo dwe rezève pou siyal kle pou fasilite pwodiksyon, antretyen ak deteksyon
⑨. apre yo fin konplete fil elektrik la, yo dwe optimize fil elektrik la; An menm tan an, apre enspeksyon rezo preliminè a ak enspeksyon DRC yo kòrèk, ranpli zòn ki pa branche ak fil tè, sèvi ak yon gwo zòn kouch kwiv kòm fil tè a, epi konekte kote ki pa itilize yo ak tè a sou tablo enprime a kòm fil tè a. Oswa li ka fèt nan yon tablo multi, ak ekipman pou pouvwa a ak fil tè okipe yon etaj respektivman.
—— Kondisyon pwosesis fil elektrik PCB
①. liy
Anjeneral, lajè liy siyal la se 0.3mm (12mil), ak lajè liy pouvwa a se 0.77mm (30mil) oswa 1.27mm (50mil); Distans ki genyen ant liy ak ant liy ak kousinen pi gran pase oswa egal a 0.33mm (13mil). Nan aplikasyon pratik, si kondisyon yo pèmèt, ogmante distans la;
Lè dansite fil elektrik la wo, li ka konsidere (men li pa rekòmande) pou itilize de fil ant broch IC. Lajè fil yo se 0.254mm (10mil), ak espas fil la pa mwens pase 0.254mm (10mil). Nan sikonstans espesyal, lè broch yo aparèy yo dans ak lajè a se etwat, lajè liy lan ak espas liy ka apwopriye redwi.
②. pad
Kondisyon debaz yo pou pad ak via yo jan sa a: dyamèt pad la dwe pi gran pase 0.6mm pase sa ki nan twou; Pou egzanp, pou rezistans PIN jeneral, kondansateur ak sikwi entegre, gwosè a ki gen kapasite / twou se 1.6mm / 0.8mm (63mil / 32mil), ak priz la, PIN ak dyòd a jonksyon 1N4007 yo 1.8mm / 1.0mm (71mil / 39mil). Nan aplikasyon pratik, li ta dwe detèmine selon gwosè eleman aktyèl yo. Si sa posib, gwosè pad la ka apwopriye ogmante;
Konpozan an aliye Ouverture ki fèt sou pkb la dwe sou 0.2 ~ 0.4mm pi gwo pase gwosè aktyèl la nan broch la eleman.
③. via
Anjeneral 1.27mm / 0.7mm (50mil / 28mil);
Lè dansite fil elektrik la wo, gwosè via a ka redwi kòmsadwa, men li pa ta dwe twò piti. 1.0mm / 0.6mm (40mil / 24mil) ka konsidere.
④. kondisyon espas nan pad, fil ak via
PAD ak VIA? ≥ 0.3mm (12mil)
PAD ak PAD? ≥ 0.3mm (12mil)
PAD ak TRACK? ≥ 0.3mm (12mil)
TRACK ak TRACK? ≥ 0.3mm (12mil)
Lè dansite a wo:
PAD ak VIA? ≥ 0.254mm (10mil)
PAD ak PAD? ≥ 0.254mm (10mil)
PAD ak TRACK? ≥ ≥? 0.254mm (10mil)
TRACK ak TRACK? ≥ ≥? 0.254mm (10mil)
Senkyèm: optimize fil elektrik ak enprime ekran swa.
“Pa bon, sèlman pi bon”! Pa gen pwoblèm ki jan difisil ou eseye konsepsyon, lè ou fini penti, ou pral toujou santi ke anpil kote ka modifye. Eksperyans nan konsepsyon jeneral se ke tan an optimize fil elektrik la se de fwa sa yo ki an fil elektrik inisyal la. Aprè ou santi ke pa gen anyen pou modifye, ou ka mete kwiv (plas -> avyon poligòn). Copper se jeneralman mete ak fil tè (peye atansyon sou separasyon an nan tè analòg ak tè dijital), ak ekipman pou pouvwa pouvwa tou dwe mete lè tap mete tablo multi. Pou enprime ekran swa, peye atansyon pa dwe bloke pa aparèy oswa retire pa vias ak kousinen. An menm tan an, konsepsyon an ta dwe fè fas a jiska sifas la eleman, ak mo sa yo nan pati anba a yo ta dwe reflete pou fè pou evite konfizyon kouch la.
Sizyèm: rezo ak enspeksyon DRC ak enspeksyon estrikti.
Premyerman, sou site ke sikwi konsepsyon schematic la kòrèk, netcheck relasyon koneksyon fizik ant dosye rezo pwodwi PCB la ak dosye rezo schematic la, epi alè korije konsepsyon an selon rezilta dosye pwodiksyon an pou asire ke kòrèkte relasyon koneksyon fil elektrik la genyen. ;
Aprè chèk rezo a pase kòrèkteman, DRC tcheke konsepsyon PCB la, epi korije konsepsyon an nan tan dapre rezilta dosye pwodiksyon an pou asire pèfòmans elektrik fil elektrik PCB la. Estrikti nan enstalasyon mekanik nan PCB dwe plis enspekte ak konfime apre.
Setyèm: fè plak.
Anvan sa, ta dwe gen yon pwosesis kontwòl kontab.
Konsepsyon PCB se yon tès nan tèt ou. Nenpòt moun ki gen lespri dans ak eksperyans segondè, tablo a fèt yon bon bagay. Se poutèt sa, nou ta dwe pran anpil prekosyon nan konsepsyon, konplètman konsidere divès faktè (pou egzanp, anpil moun pa konsidere konvenyans nan antretyen ak enspeksyon), kontinye amelyore, epi nou yo pral kapab desine yon tablo bon.