Enpòtans ki genyen nan lajè liy PCB nan konsepsyon PCB

Ki lajè liy lan?

Ann kòmanse ak Basics yo. Ki sa egzakteman ki lajè tras? Poukisa li enpòtan pou presize yon lajè tras espesifik? Objektif la nan Pkb fil elektrik se konekte nenpòt kalite siyal elektrik (analòg, dijital oswa pouvwa) soti nan yon ne nan yon lòt.

Yon ne kapab yon PIN nan yon eleman, yon branch nan yon tras pi gwo oswa avyon, oswa yon pad vid oswa pwen tès pou sonde. Lajè tras yo anjeneral mezire an mil oswa dè milye de pous. Creole lajè fil elektrik pou siyal òdinè (pa gen okenn kondisyon espesyal) ka plizyè pous nan longè nan seri a 7-12 mils, men anpil faktè yo ta dwe konsidere lè yo defini lajè ak longè fil elektrik la.

ipcb

Aplikasyon an tipikman kondwi lajè a fil elektrik ak kalite fil elektrik nan konsepsyon PCB, epi, nan kèk pwen, anjeneral balanse pri fabrikasyon PCB, dansite tablo / gwosè, ak pèfòmans. Si tablo a gen kondisyon konsepsyon espesifik, tankou optimize vitès, bri oswa repwann kouple, oswa segondè aktyèl / vòltaj, lajè ak kalite tras ka pi enpòtan pase optimize pri fabrikasyon yon pkb vid oswa gwosè tablo an jeneral.

Espesifikasyon ki gen rapò ak fil elektrik nan manifakti PCB

Typically, the following specifications related to wiring begin to increase the cost of manufacturing bare PCB.

Segondè dansite desen ki konbine PCB pran espas, tankou BGA trè tise byen oswa segondè siyal konte otobis paralèl, ka mande pou yon lajè liy nan 2.5 mil, osi byen ke kalite espesyal nan twou ak dyamèt ki rive jiska 6 mil, tankou kòm lazè komanse fouye microthrough-twou. Kontrèman, kèk desen gwo pouvwa ka mande pou fil elektrik gwo oswa avyon, konsome kouch tout antye ak vide ons ki pi epè pase estanda. Nan aplikasyon espas ki limite, plak trè mens ki gen plizyè kouch ak yon epesè limite depoze kòb kwiv mete nan mwatye yon ons (0.7 mil epesè) ka mande.

Nan lòt ka yo, desen pou gwo vitès kominikasyon soti nan yon periferik nan yon lòt ka mande pou fil elektrik ak enpedans kontwole ak lajè espesifik ak espas ant youn ak lòt pou misyon pou minimize refleksyon ak kouple endiktif. Oswa konsepsyon an ka mande pou yon longè sèten matche ak lòt siyal ki enpòtan nan otobis la. Aplikasyon vòltaj segondè mande pou karakteristik sekirite sèten, tankou minimize distans ki genyen ant de siyal ekspoze diferans yo anpeche arcing. Kèlkeswa karakteristik oswa karakteristik, trase tras enpòtan, kidonk kite a eksplore aplikasyon pou divès kalite.

Divès lajè fil elektrik ak epesè

PCBS typically contain a variety of line widths, as they depend on signal requirements. Tras yo sibtilite yo montre yo pou jeneral-bi TTL (tranzistò-tranzistò lojik) siyal nivo epi yo pa gen okenn kondisyon espesyal pou segondè aktyèl oswa pwoteksyon bri.

Sa yo pral kalite fil elektrik ki pi komen sou tablo a.

Pi epè fil elektrik te optimize pou kapasite aktyèl pote epi yo ka itilize pou periferik oswa fonksyon ki gen rapò ak pouvwa ki mande pou pi wo pouvwa, tankou fanatik, motè, ak transfè pouvwa regilye nan eleman pi ba-nivo. Pati a anwo gòch nan figi a menm montre yon siyal diferans (USB gwo vitès) ki defini yon espas espesifik ak lajè satisfè kondisyon yo enpedans nan 90 ω. Figi 2 montre yon tablo sikwi yon ti kras dans ki gen sis kouch epi li mande pou yon asanble BGA (boul kadriyaj etalaj) ki mande pou sibtilite fil elektrik.

Ki jan yo kalkile lajè liy PCB?

Ann etap nan pwosesis la nan kalkil yon lajè tras sèten pou yon siyal pouvwa ki transfere aktyèl soti nan yon eleman pouvwa nan yon aparèy periferik. Nan egzanp sa a, nou pral kalkile lajè liy minimòm chemen pouvwa a pou yon motè DC. Chemen pouvwa a kòmanse nan plon an, kwaze H-pon an (eleman ki itilize pou jere transmisyon pouvwa atravè likidasyon motè DC yo), epi li fini nan konektè motè a. Mwayèn aktyèl kontinyèl maksimòm ki nesesè pa yon motè DC se apeprè 2 amp.

Koulye a, PCB fil elektrik aji kòm yon rezistans, ak pi long la ak etwat fil elektrik la, se rezistans nan plis te ajoute. Si fil elektrik pa defini kòrèkteman, segondè aktyèl la ka domaje fil elektrik ak / oswa lakòz yon gout vòltaj siyifikatif nan motè a (sa ki lakòz vitès redwi). Si nou sipoze kèk kondisyon jeneral, tankou 1 ons vide kòb kwiv mete ak tanperati chanm pandan operasyon nòmal, nou bezwen kalkile lajè liy minimòm lan ak gout presyon espere nan lajè sa a.

PCB espas kab ak longè

Pou desen dijital ak gwo vitès kominikasyon, espas espesifik ak longè ajiste yo ka oblije pou misyon pou minimize kwaze, kouple, ak refleksyon. Pou rezon sa a, kèk aplikasyon komen yo se USB ki baze sou siyal diferans diferans ak RAM ki baze sou paralèl siyal diferans. Tipikman, USB 2.0 yo pral mande pou diferans routage nan 480Mbit / s (USB vitès segondè klas) oswa pi wo. Sa a se an pati paske gwo vitès USB tipikman opere nan pi ba tansyon ak diferans, yo pote nivo a siyal an jeneral pi pre bri background.

Gen twa bagay enpòtan pou konsidere lè routage câbles USB gwo vitès: lajè fil, espas plon, ak longè kab.

Tout moun sa yo enpòtan, men ki pi kritik nan twa a se asire longè yo nan de liy yo matche ak otank posib. As a general rule of thumb, if the lengths of the cables differ from each other by no more than 50 mils, this significantly increases the risk of reflection, which may result in poor communication. 90 ohm enpedans matche se yon spesifikasyon jeneral pou fil kouran diferans. Pou reyalize objektif sa a, routage yo ta dwe optimize nan lajè ak espas.

Figi 5 montre yon egzanp yon pè diferans pou fil elektrik gwo vitès USB ki gen 12 mil lajè fil elektrik nan entèval 15 mil.

Interfaces for memory-based components that contain parallel interfaces will be more constrained in terms of wire length. Pifò-wo fen lojisyèl konsepsyon PCB pral gen kapasite ajisteman longè ki optimize longè liy lan matche ak tout siyal ki enpòtan nan otobis la paralèl. Figi 6 montre yon egzanp yon Layout DDR3 ak fil elektrik ajisteman longè.

Tras ak avyon nan ranpli tè

Gen kèk aplikasyon ki gen bri-sansib konpozan, tankou chips san fil oswa antèn, ka mande pou yon ti kras pwoteksyon siplemantè. Designing fil elektrik ak avyon ak twou tè entegre ka anpil ede minimize couplage nan fil elektrik ki tou pre oswa avyon davwa ak siyal off-tablo ki rale nan bor yo nan tablo a.

Figure 7 shows an example of a Bluetooth module placed near the edge of the plate, with its antenna outside a thick line containing embedded through-holes connected to the ground formation. Sa a ede izole antèn la nan lòt sikui bor ak avyon.

This alternative method of routing through the ground can be used to protect the board circuit from external off-board wireless signals. Figi 8 montre yon pkb sansib ak yon avyon ki chita nan twou a sou periferik tablo a.

Pi bon pratik pou fil elektrik PCB

Anpil faktè detèmine karakteristik fil elektrik jaden PCB la, kidonk asire ou swiv pi bon pratik lè w ap fil PCB pwochen ou, epi ou pral jwenn yon balans ant pri PCB fab, dansite sikwi, ak pèfòmans an jeneral.