Bagaimana merancang tata letak PCB yang baik dengan kinerja kebisingan yang berkurang

Bagaimana merancang tata letak PCB yang baik dengan kinerja kebisingan yang berkurang. Setelah mengambil tindakan pencegahan yang disebutkan dalam dokumen ini, perlu dilakukan evaluasi yang komprehensif dan sistematis. Dokumen ini memberikan deskripsi pelat sampel rl78 / G14.
Deskripsi papan tes. Kami merekomendasikan contoh tata letak. Papan sirkuit yang tidak direkomendasikan untuk digunakan terbuat dari diagram skematik dan komponen yang sama. Hanya tata letak PCB yang berbeda. Melalui metode yang direkomendasikan, PCB yang direkomendasikan dapat mencapai kinerja pengurangan kebisingan yang lebih tinggi. Tata letak yang direkomendasikan dan tata letak yang tidak direkomendasikan mengadopsi desain skema yang sama.
Tata letak PCB dari dua papan uji.
Bagian ini menunjukkan contoh tata letak yang direkomendasikan dan tidak direkomendasikan. Tata letak PCB harus dirancang sesuai dengan tata letak yang direkomendasikan untuk mengurangi kinerja kebisingan. Bagian selanjutnya akan menjelaskan mengapa tata letak PCB di sisi kiri Gambar 1 direkomendasikan. Gambar 2 menunjukkan tata letak PCB di sekitar MCU dari dua papan uji.
Perbedaan antara tata letak yang direkomendasikan dan yang tidak direkomendasikan
Bagian ini menjelaskan perbedaan utama antara tata letak yang direkomendasikan dan yang tidak direkomendasikan.
Kabel Vdd dan VSS. Direkomendasikan agar kabel Vdd dan VSS papan dipisahkan dari kabel daya periferal di saluran masuk daya utama. Dan kabel VDD dan kabel VSS dari papan yang direkomendasikan lebih dekat daripada papan yang tidak direkomendasikan. Khusus pada papan yang tidak direkomendasikan, kabel VDD MCU terhubung ke catu daya utama melalui jumper J1, dan kemudian melalui kapasitor filter C9.
Masalah osilator. Sirkuit osilator x1, C1 dan C2 di papan yang direkomendasikan lebih dekat ke MCU daripada di papan yang tidak direkomendasikan. Kabel yang direkomendasikan dari rangkaian osilator ke MCU di papan lebih pendek dari kabel yang direkomendasikan. Pada papan yang tidak direkomendasikan, rangkaian osilator tidak berada pada terminal kabel VSS dan tidak terpisah dari kabel VSS lainnya.
Lewati kapasitor. Kapasitor bypass C4 pada board yang direkomendasikan lebih dekat ke MCU daripada kapasitor pada board yang tidak direkomendasikan. Dan kabel dari kapasitor bypass ke MCU lebih pendek dari kabel yang direkomendasikan. Khususnya pada board yang tidak direkomendasikan, lead C4 tidak terhubung langsung ke saluran trunk VDD dan VSS.