PCB 설계 시 지켜야 할 규칙

에서 따라야 하는 규칙 PCB 디자인

1) 접지 회로 규칙:

루프 최소 규칙은 신호 라인과 루프가 형성하는 루프 영역이 가능한 한 작아야 함을 의미합니다. 루프 면적이 작을수록 외부 복사가 적고 외부 간섭이 덜 수신됩니다. 이 규칙에 따르면 접지면 홈 가공으로 인한 문제를 방지하기 위해 접지면 분할 중에 접지면 분포와 중요한 신호 라우팅을 고려해야 합니다. 이중 플레이트 디자인에서 전원 공급 장치를 위한 충분한 공간을 남겨두는 경우 왼쪽을 기준으로 채워진 부분이어야 하며 필요한 구멍을 추가하고 양면 신호를 효율적으로 연결하고 일부 주요 신호에 채택해야 합니다. 가능한 한 접지하고 일부 고주파수 설계에 대해 신호 회로의 평면 문제를 특별히 고려해야 하며 권장되는 샌드위치 플레이트를 사용하는 것이 좋습니다.

ipcb

2) 변조 제어

CrossTalk는 주로 병렬 라인 간의 분산 커패시턴스와 분산 인덕턴스로 인해 긴 병렬 배선으로 인한 PCB의 서로 다른 네트워크 간의 상호 간섭을 나타냅니다. 누화를 극복하기 위한 주요 조치는 다음과 같습니다.

병렬 케이블의 간격을 늘리고 3W 규칙을 따릅니다.

평행선 사이에 접지된 절연체를 삽입하십시오.

배선층과 접지면 사이의 거리를 줄이십시오.

3) 차폐 보호

한쪽 끝이 뜨지 않도록 하십시오.

주요 목적은 “안테나 효과”를 피하고 예측할 수 없는 결과를 초래할 수 있는 방사 및 수신에 대한 불필요한 간섭을 줄이는 것입니다.

6) 임피던스 매칭 검사 규칙:

고속 디지털 회로에서 PCB 배선 신호 상승 시간(또는 하강)의 지연 시간이 XNUMX/XNUMX 이상일 때 배선은 입력 및 출력 임피던스의 신호가 임피던스와 일치하도록 하기 위해 전송 라인과 같습니다. 전송 라인의 올바른, 당신은 매칭 방법의 다양한 형태, 매칭 방법의 선택과 네트워크 연결 및 배선 토폴로지 구조를 사용할 수 있습니다.

A. 점대점 연결(하나의 출력은 하나의 입력에 해당)의 경우 시작 직렬 일치 또는 터미널 병렬 일치를 선택할 수 있습니다. 전자는 구조가 간단하고 비용이 저렴하지만 지연이 큽니다. 후자는 매칭 효과가 좋지만 구조가 복잡하고 비용이 많이 듭니다.

B. point-to-multipoint 연결(하나의 출력은 다중 출력에 해당)의 경우 네트워크의 토폴로지 구조가 데이지 체인인 경우 병렬 터미널 매칭을 선택해야 합니다. 네트워크가 별 구조인 경우 점대점 구조를 참조하십시오.

스타와 데이지 체인은 두 가지 기본 토폴로지 구조이며 다른 구조는 기본 구조의 변형으로 간주 될 수 있으며 일치하는 몇 가지 유연한 조치를 취할 수 있습니다. 실제로 비용, 전력 소비 및 성능을 고려해야 합니다. 일반적으로 불일치로 인한 반사 및 기타 간섭이 허용 가능한 범위로 제한되는 한 완벽한 일치는 추구되지 않습니다.