Çawa sêwiranerên PCB -ê dikarin plansaziya topolojiyê û amûrên têlkirinê bikar bînin da ku sêwirana PCB -ê zû biqedînin?

Ev gotar balê dikişîne ser PCB sêwiranerên ku IP -ê bikar tînin, û bêtir plansazî û rêgezên topolojiyê yên ku IP -ê piştgirî dikin bikar tînin, tavilê tevahiya sêwirana PCB -ê temam bikin. Wekî ku hûn ji Nîgara 1 -an dibînin, berpirsiyariya endezyarê sêwiranê ew e ku IP -ê bi danîna hejmarek piçûk a hêmanên pêwîst û plansazkirina rêyên pêwendîdar ên krîtîk di navbera wan de bigire. Dema ku IP -ê hate girtin, agahdariya IP -ê dikare ji sêwiranên PCB -ên ku sêwirana mayî dikin re were peyda kirin.

ipcb

Çawa sêwiranerên PCB dikarin plansaziya topolojiyê û amûrên têlkirinê bikar bînin da ku sêwirana PCB zû temam bikin

Wêne 1: Endezyarên sêwiranê IP -ê distînin, sêwiranerên PCB -ê bêtir plansaziya topolojiyê û amûrên têlkirinê yên ku IP -ê piştgirî dikin bikar tînin, tavilê tevahiya sêwirana PCB -ê temam dikin.

Li şûna ku meriv pêvajoyek danûstendin û dubarekirinê ya di navbera endezyarên sêwiranê û sêwiranerên PCB -ê de derbas bike da ku mebesta sêwirana rast bigire, endezyarên sêwiranê jixwe van agahiyan distînin û encam bi rengek rast in, ku ji sêwiranerên PCB -yê re pir dibe alîkar. Di gelek sêwiranan de, endezyarên sêwiranê û sêwiranerên PCB nexşe û têlên înteraktîf dikin, ku ji her du aliyan ve dema hêja dixwe. Di dîrokê de, danûstendin pêdivî ye, lê dem-demdirêj û bêbandor e. Plana destpêkê ya ku ji hêla endezyarê sêwiranê ve hatî peyda kirin dibe ku tenê nexşeyek destan be bêyî hêmanên guncan, firehiya otobusê, an nîşanên derketina pin.

Digel ku endezyar teknîkên plansaziya topolojiyê bikar tînin dikarin nexş û girêdanên hin hêmanan bigirin ji ber ku sêwiranerên PCB di sêwiranê de mijûl dibin, dibe ku sêwiran nexşeya hêmanên din hewce bike, strukturên IO û otobusê yên din, û hemî pêwendiyan bigire.

Sêwiranerên PCB -ê pêdivî ye ku plansaziya topolojiyê bipejirînin û bi hêmanên raxistî û nexşandî re têkildar bibin da ku nexşeya çêtirîn û plansaziya danûstendinê bi dest bixin, bi vî rengî karîgeriya sêwirana PCB -ê baştir bikin.

Piştî ku qadên krîtîk û qelebalix têne danîn û plansaziya topolojiyê tê wergirtin, dibe ku nexşe berî plansaziya topolojiya paşîn were qedandin. Ji ber vê yekê, dibe ku hin rêgezên topolojiyê bi nexşeya heyî re bixebitin. Her çend ew ji pêşengiya hindiktir in, lê dîsa jî pêdivî ye ku ew bêne girêdan. Bi vî rengî beşek ji plansazkirinê li dora nexşeya pêkhateyan hate çêkirin. Wekî din, dibe ku ev asta plansazkirinê hûrgulî hewce bike da ku pêşîniya pêwîst bide îşaretên din.

Plansaziya berfireh a topolojiyê

Nîgara 2 nexşeyek berfireh a hêmanan piştî ku ew têne danîn nîşan dide. Otobus bi tevahî 17 bit heye, û di nav wan de herikînek îşaretê ya bi rêxistinî heye.

 

Çawa sêwiranerên PCB dikarin plansaziya topolojiyê û amûrên têlkirinê bikar bînin da ku sêwirana PCB zû temam bikin

Figureikil 2: Xetên torê yên van otobusan encama plansazî û nexşeya topolojiyê ya bi pêşengiyek bilindtir e.

Ji bo plansazkirina vê otobusê, sêwiranerên PCB hewce ne ku astengên heyî, rêzikên sêwirana qatê, û astengên din ên girîng bifikirin. Digel van şert û mercên di hişê xwe de, wan rêgezek topolojiyê ji bo otobusê wekî ku di Wêne 3 de tê xuyang kirin.

Çawa sêwiranerên PCB dikarin plansaziya topolojiyê û amûrên têlkirinê bikar bînin da ku sêwirana PCB zû temam bikin

Wêne 3: Otobusa plankirî.

Di Nîgara 3 de, hûrguliya “1” pîneyên beşê li ser qata jorîn a “sor” vedigire ji bo riya topolojîkî ya ku ji pêlên pêkhateyê ber bi hûrguliya “2” ve diçe. Qada neqelibandî ya ji bo vê beşê tê bikar anîn, û tenê çîna yekem wekî qata kabloyê tête nas kirin. Ev ji hêla sêwiranê ve eşkere xuya dike, û algorîtmaya rêvekirinê dê riya topolojîkî ya bi qata jorîn a ku bi sor ve hatî girêdan bikar bîne. Lêbelê, dibe ku hin asteng algorîtmayê bi vebijarkên rêçêtê yên din re bidin pêş berî ku bixweber vê otobusê bi rê ve bibin.

Gava ku otobus di qata yekem de di şopên teng de tê rêxistin kirin, sêwiraner dest pê dike ku bi hûrgulî 3 veguheztina qata sêyemîn plan bike, li ber çavê dûrbûna otobusê li seranserê PCB -ê digire. Têbînî ku ev riya topolojîk a li ser qata sêyemîn ji ya jorîn firehtir e ji ber ku cîhê zêde hewce ye ku meriv impedansê bicîh bike. Wekî din, sêwiran cîhê rastîn (17 kun) ji bo veguheztina qatê diyar dike.

Ji ber ku riya topolojîk beşa rast-navendê ya Nîgara 3-ê bi hûrgulî “4” dişopîne, pêdivî ye ku gelek girêdanên T-teşe yên yek-bit ji girêdanên riya topolojîkî û pinên pêkhateyên kesane werin kişandin. Hilbijartina sêwiranerê PCB ev e ku piraniya pêwendiya li ser qata 3 û ji bo pêlên pêkhateyê ve girêdana li qatên din bigire. Ji ber vê yekê wan qadek topolojiyê xêz kirin da ku girêdana ji pakêta sereke bi qata 4 (pembe) destnîşan bike, û van têkiliyên yek-bitî yên T-yê bi qata 2 ve girêdidan û dûv re jî bi kunên din ve bi pin-alavê ve girêdidan.

Rêçên topolojîk di asta 3 -an de berdewam dikin ku hûrguliya “5” bikin da ku cîhazên çalak vebikin. Van pêwendiyan dûv re ji pîneyên çalak ve bi berxwedanek vekişandî ya li jêr cîhaza çalak ve têne girêdan. Sêwiraner deverek din a topolojiyê bikar tîne da ku pêwendiyên ji qata 3-yê heya qata 1-ê birêve bike, ku pêlên pêkhateyê li cîhazên çalak û berxwedanên vekişandî têne dabeş kirin.

Vê asta plansaziya berfireh bi qasî 30 saniyeyan dom kir. Dema ku ev plansazî were girtin, sêwiranerê PCB dibe ku bixwaze tavilê rê bide an plansaziyên din ên topolojiyê biafirîne, û dûv re hemî nexşeyên topolojiyê bi rêvekirina otomatîkî temam bike. Ji qedandina plansaziyê heya encamên têlên otomatîkî kêmtirî 10 saniyeyan e. Lez bi rastî ne girîng e, û di rastiyê de ger mebestên sêwiraner bêne paşguh kirin û qalîteya têlkirina otomatîkî xirab be wunda ye. Diagramên jêrîn encamên têlên otomatîkî destnîşan dikin.

Topology Routing

Ji jorê çepê dest pê dikin, hemî têlên ji pêlên pêkhateyê li ser qata 1 -an in, wekî ku ji hêla sêwiraner ve hatî destnîşan kirin, û di nav avahiyek otobusê ya teng de têne pelçiqandin, wekî ku di Hûrguliyên “1” û “2” de di Wêneyê 4 de têne xuyang kirin. Veguheztina di navbera asta 1 û asta 3 de bi hûrgulî “3” pêk tê û şêweyê qulikek pir cîh-dagirtî digire. Dîsa, faktora impedance tête hesibandin, ji ber vê yekê xêz firehtir û pirtir in, wekî ku ji hêla riya firehiya rastîn ve hatî destnîşan kirin.

Çawa sêwiranerên PCB dikarin plansaziya topolojiyê û amûrên têlkirinê bikar bînin da ku sêwirana PCB zû temam bikin

Wêne 4: Encamên rêvekirina bi topolojiyên 1 û 3.

Wekî ku di Nîgara 4-an de bi hûrgulî “5” tê xuyang kirin, riya topolojiyê ji ber hewcedariya karanîna qulikan ji bo bicîhkirina girêdanên tîpa T-yên bit-bit mezintir dibe. Li vir plan dîsa niyeta sêwiraner ji bo van xalên guheztinê yên tîpa T-ya bit-bit, xêzkirina ji qata 3 heya qata 4 nîşan dide. Digel vê yekê, şopa li ser qata sêyemîn pir teng e, her çend ew di qula têketinê de piçek berfireh dibe jî, ew piştî ku ji qulê derbas dibe dîsa zû teng dibe.

Çawa sêwiranerên PCB dikarin plansaziya topolojiyê û amûrên têlkirinê bikar bînin da ku sêwirana PCB zû temam bikin

Figureikil 5: Encama rêveçûnê bi berfirehî 4 topolojî.

Nîgara 6 encama têlên otomatîkî bi hûrgulî “5” destnîşan dike. Têkiliyên cîhazê yên aktîf li qata 3 hewceyê veguheztina qata 1 dike. Çalên bi rêkûpêk li jorê pêlên pêkhateyê têne rêz kirin, û têla pola 1-ê pêşî bi hêmana çalak ve û dûv re jî bi berkêşka berkêşka 1-ê re tê girêdan.

Çawa sêwiranerên PCB dikarin plansaziya topolojiyê û amûrên têlkirinê bikar bînin da ku sêwirana PCB zû temam bikin

Wêne 6: Encama rêvekirina bi hûrgulî 5 topolojî.

Encama mînaka jorîn ev e ku 17 bît bi çar celeb cîhazên cihêreng têne vegotin, ku niyeta sêwiraner ji bo qat û rêça rê, ku di nav 30 çirkeyan de tê girtin, temsîl dikin. Dûv re têlên otomatîkî yên bi kalîteya bilind dikarin werin meşandin, dema pêwîst bi qasî 10 saniye ye.

Bi bilindkirina asta veqetandinê ji têl heya plansaziya topolojiyê, dema tevhevhevkirinê pir kêm dibe, û sêwiraner bi rastî têgihîştinek zelal a dendikê û potansiyela ku sêwiranê berî destpêkirina têkiliyê biqedînin, hene design? Ma çima hûn bi plansazkirinê pêş de naçin û li piştê têl lê zêde dikin? Kengê dê topolojiya tevahî were plansaz kirin? Ger mînaka jorîn were berçav kirin, veqetandina yek nexşeyê dikare bi nexşeyek din re were bikar anîn ji bilî 17 torên veqetandî bi gelek beşên xetê û gelek kunên di her torê de, têgehek ku bi taybetî girîng e dema ku meriv Fermana Guheztina Endezyariyê (ECO) binirxîne .

Fermana Guheztina Endezyariyê (ECO)

Di mînaka jêrîn de, derketina pin FPGA ne temam e. Endezyarên sêwiranê sêwiranerên PCB -ê ji vê rastiyê agahdar kirine, lê ji ber sedemên plansaziyê, ew hewce ne ku heya ku ji dest tê sêwiranê pêşde bixin berî ku derketina pin FPGA temam bibe.

Di doza derketina pin -a naskirî de, sêwiranerê PCB dest bi plansazkirina cîhê FPGA dike, û di heman demê de, sêwiraner divê pêşengên ji cîhazên din ên FPGA -yê bihesibîne. IO hate plan kirin ku li milê rastê yê FPGA -yê be, lê naha ew li milê çepê yê FPGA -yê ye, dibe sedem ku derketina pin bi tevahî ji nexşeya orîjînal cihê be. Ji ber ku sêwiraner di astek jorîn a abstraksiyonê de dixebitin, ew dikarin van guheztinan bi rakirina serê serê hemî têlên li dora FPGA -yê vebikin û li şûna wê guheztinên riya topolojiyê bicîh bînin.

Lêbelê, ne tenê FPGas têne bandor kirin; Van derketinên pin ên nû di heman demê de bandorê li rêberên ku ji cîhazên têkildar derdikevin jî dikin. Dawiya rê jî tevdigere da ku rêça têketinê ya xalîçeyê ya pêgirtkirî bicîh bike; Wekî din, kabloyên cot-pêçandî dê werin çikilandin, cîhê hêja li ser PCB-ya bi tewra bilind winda dike. Veguheztina ji bo van bîtan ji bo têl û birînan cîhê zêde hewce dike, ku dibe ku di dawiya qonaxa sêwiranê de neyên dîtin. Ger demjimêr teng be, ne mumkun e ku meriv van hemî rêgezan verastkirinên weha bike. Mesele ev e ku plansaziya topolojiyê astek bilindtir a veberhênanê peyda dike, ji ber vê yekê pêkanîna van ECO pir hêsantir e.

Algorîtmaya rêwîtiya otomatîkî ya ku mebesta sêwiraner dişopîne li ser pêşîniyek hejmar pêşîniyek kalîteyê destnîşan dike. Ger pirsgirêkek kalîteyê were nas kirin, pir rast e ku em bihêlin ku têkilî ji ber du sedeman ji çêkirina têlên qalîteya xirab xelas bibe. Pêşîn, hêsantir e ku meriv pêwendiyek têkçûyî ve girêbide ji paqijkirina vê têlê bi encamên xirab û tevgerên dî yên ku têlkirina otomatîk dike. Ya duyemîn, mebesta sêwiraner tê meşandin û sêwiraner tê hiştin ku kalîteya pêwendiyê diyar bike. Lêbelê, ev raman tenê kêrhatî ne ger girêdanên têlên têkçûyî bi rengek hêsan û herêmî bin.

Nimûneyek baş nekarîna kabloyek e ku% 100 pêwendiyên plansazkirî pêk bîne. Li şûna qalîteya qurbaniyê, bihêlin ku hin plansazî têk biçin, hin têlên ne girêdayî li paş xwe bihêlin. Hemî têl ji hêla plansaziya topolojiyê ve têne rêve kirin, lê ne hemî rê li ber pinên pêkhateyan vedikin. Ev piştrast dike ku cîh ji bo girêdanên têkçûyî heye û pêwendiyek nisbeten hêsan peyda dike.

Ev kurteya gotarê

Plansaziya topolojiyê amûrek e ku bi pêvajoyek sêwirana PCB -ya bi îşaretkirî ya dîjîtal re dixebite û ji endezyarên sêwiranê re jî bi hêsanî tê gihîştin, lê di heman demê de ji bo nirxandinên tevlihev ên plansaziyê jî jêhatîbûnên herikîna cîh, qat û pêwendiyê hene. Sêwiranerên PCB -ê dikarin di destpêka sêwiranê de an piştî ku endezyarê sêwiranê IP -ya xwe digire, amûra plansaziya topolojiyê bikar bînin, li gorî ku kî vê amûra nerm bikar tîne da ku çêtirîn hawîrdora sêwirana xwe bikar bîne.

Kabelkerên topolojiyê bi hêsanî plan an mebesta sêwiraner dişopînin ku encamên kabloyên bi kalîteya bilind peyda bikin. Plansaziya topolojiyê, dema ku bi ECO re rû bi rû dimîne, ji girêdanên veqetandî pir zûtir dixebite, ji ber vê yekê dihêle ku kabloya topolojiyê zûtir ECO -yê bipejirîne, encamên bilez û rast peyda dike.