Ahoana ny fomba famolavolana layout PCB tsara miaraka amin’ny fihenan’ny feo

Ahoana ny fomba famolavolana layout PCB tsara miaraka amin’ny fihenan’ny feo. Aorian’ny fandraisan-tsakafo voalaza ato amin’ity antontan-taratasy ity dia ilaina ny manao tombana feno sy feno. Ity antontan-taratasy ity dia manome famaritana ny takelaka santionany rl78 / G14.
Famaritana ny tabilao fanandramana. Amporisihinay ny ohatra ny fisehoseho. Ny tabilao fizaran-tany izay tsy tokony hasaina hampiasaina dia vita amin’ny sary sy singa mitovy amin’ny skatika. Ny layout PCB ihany no tsy mitovy. Amin’ny alàlan’ny fomba atolotra anao, ny PCB izay atolotra dia afaka manatratra ny fihenan’ny feo avo kokoa. Ny layout natolotra sy ny fisoritana tsy soso-kevitra dia mandray ny endrika skemazy iray ihany.
Famaritana PCB an’ny tabilao fanandramana roa.
Ity fizarana ity dia mampiseho ohatra ny fizoro soso-kevitra sy tsy soso-kevitra. Ny firafitra PCB dia hamboarina mifanaraka amin’ny lamina omena mba hampihenana ny fahaizan’ny tabataba. Ny fizarana manaraka dia hanazava ny antony anoroana ny firafitra PCB amin’ny ilany havia amin’ny sary 1. Ny sary 2 dia mampiseho ny firafitra PCB manodidina ny MCU amin’ireo takelaka fanandramana roa.
Ny tsy fitoviana eo amin’ny fisehon’ny soso-kevitra sy ny tsy soso-kevitra
Ity fizarana ity dia manoritsoritra ny fahasamihafana lehibe misy eo amin’ny fizoro soso-kevitra sy tsy atolotra.
Vdd sy VSS tariby. Soso-kevitra ny hisaraka amin’ny tariby Vdd sy VSS an’ny tabilao amin’ny tariby herinaratra peripheral amin’ny fidiran’ny herinaratra lehibe. Ary ny tariby VDD sy ny tariby VSS an’ny tabilao voatondro dia akaiky kokoa noho ny an’ny tabilao tsy soso-kevitra. Indrindra amin’ny tabilao tsy atolotra anao, ny tariby VDD an’ny MCU dia mifandray amin’ny famatsiana herinaratra lehibe amin’ny alàlan’ny Jumper J1, ary avy eo amin’ny alàlan’ny C9 capacitor sivana.
Olana Oscillator. Ny faribolana oscillator x1, C1 ary C2 eo amin’ny solaitrabe dia manakaiky kokoa ny MCU noho ireo ao amin’ny solaitrabe tsy voatondro. Ny tariby atoro anao avy eo amin’ny faritra oscillator mankany amin’ny MCU eo amin’ny solaitrabe dia fohy kokoa noho ny tariby atoro anao. Amin’ny takelaka tsy soso-kevitra, ny circuit oscillator dia tsy eo amin’ny terminal an’ny tariby VSS ary tsy misaraka amin’ireo tariby VSS hafa.
Kapila capacitor. Ny capacitor bypass C4 amin’ny solaitrabe voatondro dia manakaiky kokoa ny MCU noho ny capacitor amin’ny tabilao tsy soso-kevitra. Ary ny tariby avy amin’ny capacitor bypass mankany MCU dia fohy kokoa noho ny tariby voatondro. Indrindra amin’ny takelaka tsy atolotra anao, ny C4 dia tsy mifandray mivantana amin’ny tsipika VDD sy VSS.