site logo

pcb ဒီဇိုင်းတွင် မည်သည့်အခြေခံမူများကို လိုက်နာသင့်သနည်း။

နိဒါန်း

နှောင့်ယှက်နှိမ်နှင်းရန် နည်းလမ်းများ PCB ဘုတ်အဖွဲ့ ခေါင်းစဉ်:

1. differential mode signal loop ၏ဧရိယာကိုလျှော့ချပါ။

2. ကြိမ်နှုန်းမြင့်သော ဆူညံသံများ ပြန်လာခြင်းကို လျှော့ချပါ (စစ်ထုတ်ခြင်း၊ အထီးကျန်ခြင်းနှင့် ကိုက်ညီမှု)။

3. ဘုံမုဒ်ဗို့အားကို လျှော့ချပါ (မြေစိုက်ဒီဇိုင်း)။ မြန်နှုန်းမြင့် PCB EMC ဒီဇိုင်း II ၏ အခြေခံမူ 47 ခု။ PCB ဒီဇိုင်းအခြေခံမူများ၏အကျဉ်းချုပ်

ipcb

စည်းမျဉ်း 1- PCB နာရီကြိမ်နှုန်းသည် 5MHZ ထက်ကျော်လွန်နေသည် သို့မဟုတ် အချက်ပြမှုမြင့်တက်ချိန်သည် 5ns ထက်နည်းသည်၊ ယေဘုယျအားဖြင့် အလွှာပေါင်းစုံ ဘုတ်ဒီဇိုင်းကို အသုံးပြုရန် လိုအပ်သည်။

အကြောင်းရင်း- အချက်ပြကွင်းပတ်၏ ဧရိယာကို အလွှာပေါင်းစုံ ဘုတ်ဒီဇိုင်းကို အသုံးပြုခြင်းဖြင့် ကောင်းစွာ ထိန်းချုပ်နိုင်သည်။

စည်းမျဉ်း 2- အလွှာပေါင်းစုံ ဘုတ်များအတွက်၊ သော့ဝိုင်ယာကြိုးအလွှာများ (နာရီလိုင်းများ၊ ဘတ်စ်ကားများ၊ အင်တာဖေ့စ်အချက်ပြလိုင်းများ၊ ရေဒီယိုကြိမ်နှုန်းလိုင်းများ၊ အချက်ပြလိုင်းများကို ပြန်လည်သတ်မှတ်ခြင်း၊ ချစ်ပ်ရွေးချယ်ထားသော အချက်ပြလိုင်းများနှင့် အမျိုးမျိုးသော ထိန်းချုပ်အချက်ပြလိုင်းများတည်ရှိသည့် အလွှာများ) သည် ကပ်လျက်ဖြစ်သင့်သည် မြေပြင်လေယာဉ် အပြည့်အစုံသို့။ ဖြစ်နိုင်ရင် မြေပြင်လေယာဉ်နှစ်စင်းကြား။

အကြောင်းရင်း- အဓိကအချက်ပြလိုင်းများသည် ယေဘူယျအားဖြင့် အားကောင်းသော ဓာတ်ရောင်ခြည်များ သို့မဟုတ် အလွန်အထိခိုက်မခံသော အချက်ပြလိုင်းများဖြစ်သည်။ မြေပြင် လေယာဉ်ပျံနှင့် နီးကပ်စွာ ကြိုးသွယ်ခြင်းသည် အချက်ပြကွင်းပတ်ဧရိယာကို လျှော့ချနိုင်သည်၊ ဓါတ်ရောင်ခြည်ပြင်းထန်မှုကို လျှော့ချနိုင်သည် သို့မဟုတ် အနှောင့်အယှက် ဆန့်ကျင်နိုင်စွမ်းကို မြှင့်တင်ပေးနိုင်သည်။

စည်းမျဉ်း 3- အလွှာတစ်လွှာအတွက် သော့အချက်ပြလိုင်းများ၏ နှစ်ဖက်စလုံးကို မြေပြင်ဖြင့် ဖုံးအုပ်ထားသင့်သည်။

အကြောင်းရင်း- သော့အချက်ပြမှုကို နှစ်ဖက်စလုံးတွင် မြေပြင်ဖြင့်ဖုံးအုပ်ထားပြီး တစ်ဖက်တွင်၊ ၎င်းသည် signal loop ၏ဧရိယာကိုလျှော့ချနိုင်ပြီး အခြားတစ်ဖက်တွင်၊ ၎င်းသည် signal line နှင့် အခြားသော signal line များကြား crosstalk ကို တားဆီးနိုင်သည်။

နိယာမ 4- နှစ်ထပ်ဘုတ်ပြားအတွက်၊ သော့အချက်ပြလိုင်း၏ ပရောဂျက်လေယာဉ်ပေါ်တွင် သို့မဟုတ် တစ်ဖက်သတ်ဘုတ်ကဲ့သို့ မြေပြင်အကျယ်အဝန်းကို ချထားသင့်သည်။

အကြောင်းရင်း- multilayer board ၏သော့အချက်ပြမှုသည် မြေပြင်လေယာဉ်နှင့် နီးကပ်နေသောကြောင့်ဖြစ်သည်။

စည်းမျဉ်း 5- multilayer board တစ်ခုတွင်၊ ပါဝါလေယာဉ်အား ၎င်း၏ကပ်လျက်မြေပြင်လေယာဉ်နှင့် နှိုင်းယှဉ်ပါက 5H-20H ဖြင့် ပြန်နုတ်သင့်သည် (H သည် ပါဝါထောက်ပံ့ရေးနှင့် မြေပြင်လေယာဉ်ကြားအကွာအဝေး)။

အကြောင်းရင်း- ပါဝါလေယာဉ်ကို ၎င်း၏ပြန်မြေပြင်လေယဉ်နှင့် ဆက်စပ်၍ ကုဒ်သို့ဝင်ခြင်းသည် အစွန်းဓာတ်ရောင်ခြည်ပြဿနာကို ထိထိရောက်ရောက် နှိမ်နင်းနိုင်သည်။

နိယာမ 6- ဝါယာကြိုးအလွှာ၏ ပရိုဂျက်တာ လေယာဉ်သည် reflow plane အလွှာ၏ ဧရိယာတွင် ရှိသင့်သည်။

အကြောင်းရင်း- ဝိုင်ယာအလွှာသည် reflow plane layer ၏ projection area တွင်မရှိပါက၊ edge radiation ပြဿနာများဖြစ်ပေါ်စေပြီး signal loop area ကိုတိုးစေကာ differential mode radiation တိုးလာမည်ဖြစ်သည်။

စည်းမျဉ်း 7- အလွှာပေါင်းစုံ ဘုတ်များတွင်၊ ဘုတ်တစ်ခုတည်း၏ TOP နှင့် BOTTOM အလွှာများတွင် 50MHZ ထက်ကြီးသော အချက်ပြလိုင်းများ မရှိသင့်ပါ။ အကြောင်းပြချက်- လေယာဉ်အလွှာနှစ်ခုကြားရှိ လှိုင်းနှုန်းမြင့်အချက်ပြမှုကို အာကာသသို့ ဖိနှိပ်ရန် အကောင်းဆုံးဖြစ်သည်။

စည်းမျဉ်း 8- 50MHz ထက်ကြီးသော board-level operating frequencies ရှိသော ဘုတ်ပြားတစ်ခုအတွက်၊ ဒုတိယအလွှာနှင့် penultimate အလွှာသည် ဝါယာကြိုးအလွှာများဖြစ်ပါက၊ အပေါ်နှင့် အောက်ခြေအလွှာများကို ကြေးနီသတ္တုပြားဖြင့် ဖုံးအုပ်ထားသင့်သည်။

အကြောင်းပြချက်- လေယာဉ်အလွှာနှစ်ခုကြားရှိ ကြိမ်နှုန်းမြင့်အချက်ပြမှုကို အာကာသသို့ ၎င်း၏ရောင်ခြည်ဖြာထွက်မှုကို ဖိနှိပ်ရန် အကောင်းဆုံးဖြစ်သည်။

စည်းမျဉ်း 9- multilayer board တစ်ခုတွင်၊ single board ၏ main work power plane (အသုံးအများဆုံး power plane) သည် ၎င်း၏ ground plane နှင့် နီးကပ်စွာ ရှိနေသင့်သည်။

အကြောင်းရင်း- ကပ်လျက်ပါဝါလေယာဉ်နှင့် မြေပြင်လေယာဉ်သည် ပါဝါပတ်လမ်း၏ ပတ်လမ်းဧရိယာကို ထိထိရောက်ရောက် လျှော့ချနိုင်သည်။

စည်းမျဉ်း 10- အလွှာတစ်ခုတည်းဘုတ်အဖွဲ့တွင်၊ ပါဝါလမ်းကြောင်းနှင့်အပြိုင် ဘေးတွင် မြေစိုက်ဝိုင်ယာတစ်ခုရှိရမည်။

အကြောင်းပြချက်: ပါဝါထောက်ပံ့ရေးလက်ရှိကွင်းဆက်ဧရိယာကိုလျှော့ချ။

စည်းမျဉ်း 11- နှစ်လွှာဘုတ်အဖွဲ့တွင်၊ ပါဝါလမ်းကြောင်းနှင့်အပြိုင် ဘေးတွင် မြေစိုက်ဝိုင်ယာတစ်ခုရှိရမည်။

အကြောင်းပြချက်: ပါဝါထောက်ပံ့ရေးလက်ရှိကွင်းဆက်ဧရိယာကိုလျှော့ချ။

စည်းမျဉ်း 12- အလွှာဒီဇိုင်းတွင်၊ ကပ်လျက်ဝါယာကြိုးအလွှာများကို ရှောင်ရှားရန် ကြိုးစားပါ။ ဝိုင်ယာကြိုးအလွှာများသည် တစ်ခုနှင့်တစ်ခု ကပ်လျက်ရှိနေခြင်းကို ရှောင်လွှဲ၍မရပါက၊ ဝါယာကြိုးအလွှာနှစ်ခုကြားရှိ အလွှာအကွာအဝေးကို သင့်လျော်စွာ တိုးပေးသင့်ပြီး ဝိုင်ယာကြိုးအလွှာနှင့် ၎င်း၏ အချက်ပြပတ်လမ်းကြား အလွှာအကွာကို လျှော့ချသင့်သည်။

အကြောင်းရင်း- ကပ်လျက် ဝါယာကြိုးအလွှာများရှိ အပြိုင်အချက်ပြခြေရာများသည် အချက်ပြ crosstalk ကို ဖြစ်စေနိုင်သည်။

နိယာမ 13- ကပ်လျက်လေယာဉ်အလွှာများသည် ၎င်းတို့၏ ပရိုဂျက်တာလေယာဉ်များ ထပ်နေခြင်းကို ရှောင်ရှားသင့်သည်။

အကြောင်းရင်း- ပရောဂျက်များ ထပ်နေသောအခါ၊ အလွှာများကြားရှိ ချိတ်ဆက်မှုစွမ်းရည်သည် အလွှာများကြားတွင် ဆူညံသံများကို တစ်ခုနှင့်တစ်ခု ပေါင်းစပ်စေမည်ဖြစ်သည်။

နိယာမ 14- PCB အပြင်အဆင်ကို ဒီဇိုင်းရေးဆွဲသည့်အခါ၊ signal flow direction တစ်လျှောက် မျဉ်းဖြောင့်တစ်ခုတွင် ထားရှိခြင်း၏ ဒီဇိုင်းမူကို အပြည့်အဝလိုက်နာပြီး နောက်ပြန်လှည့်ခြင်းကို ရှောင်ရှားရန် ကြိုးစားပါ။

အကြောင်းရင်း- တိုက်ရိုက်အချက်ပြချိတ်ဆက်မှုကို ရှောင်ကြဉ်ပြီး အချက်ပြအရည်အသွေးကို ထိခိုက်စေပါသည်။

စည်းမျဉ်း 15- တူညီသော PCB ပေါ်တွင် မော်ဂျူးဆားကစ်များစွာကို ထားရှိသောအခါ၊ ဒစ်ဂျစ်တယ်ဆားကစ်များနှင့် အန်နာလော့ဆားကစ်များ၊ မြန်နှုန်းမြင့်နှင့် မြန်နှုန်းနိမ့် ဆားကစ်များကို သီးခြားစီထားသင့်သည်။

အကြောင်းရင်း- ဒစ်ဂျစ်တယ် ဆားကစ်များ၊ အန်နာဆားကစ်များ၊ မြန်နှုန်းမြင့် ဆားကစ်များနှင့် မြန်နှုန်းနိမ့် ဆားကစ်များကြား အပြန်အလှန် စွက်ဖက်မှုကို ရှောင်ကြဉ်ပါ။

စည်းမျဉ်း 16- ဆားကစ်ဘုတ်ပေါ်တွင် မြင့်မားသော၊ အလတ်စားနှင့် မြန်နှုန်းနိမ့်ဆားကစ်များ တစ်ချိန်တည်းတွင်၊ မြန်နှုန်းမြင့်နှင့် အလတ်စားဆားကစ်များကို လိုက်နာပြီး အင်တာဖေ့စ်နှင့် ဝေးဝေးနေပါ။

အကြောင်းပြချက်- အင်တာဖေ့စ်မှတဆင့် အပြင်ဘက်သို့ ဖြာထွက်နေသည့် ကြိမ်နှုန်းမြင့် ဆားကစ်ဆူညံသံကို ရှောင်ကြဉ်ပါ။

စည်းမျဉ်း 17- စွမ်းအင်သိုလှောင်မှု နှင့် ကြိမ်နှုန်းမြင့် စစ်ထုတ်ကာ ကာပတ်စီများကို ယူနစ်ပတ်လမ်းများ သို့မဟုတ် ကြီးမားသော လက်ရှိပြောင်းလဲမှုများ (ပါဝါထောက်ပံ့မှု မော်ဂျူးများ- အဝင်နှင့် အထွက် ဂိတ်များ၊ ပန်ကာများနှင့် ထပ်ဆင့်များ) များအနီးတွင် ထားရှိသင့်သည်။

အကြောင်းရင်း- စွမ်းအင်သိုလှောင်မှု capacitors တည်ရှိမှုသည် ကြီးမားသော လက်ရှိ loops များ၏ loop area ကို လျှော့ချနိုင်သည်။

စည်းမျဉ်း 18- circuit board ၏ power input port ၏ filter circuit ကို interface နှင့်နီးကပ်စွာထားရှိသင့်သည်။ အကြောင်းပြချက်- စစ်ထုတ်ထားသော လိုင်းကို နောက်တစ်ကြိမ် ထပ်မတွဲမိစေရန် တားဆီးရန်။

စည်းမျဉ်း 19- PCB တွင်၊ အင်တာဖေ့စ်ဆားကစ်၏ filtering, protection နှင့် isolation အစိတ်အပိုင်းများကို အင်တာဖေ့စ်အနီးတွင်ထားရှိသင့်သည်။

အကြောင်းပြချက်- ၎င်းသည် အကာအကွယ်၊ စစ်ထုတ်ခြင်းနှင့် အထီးကျန်ခြင်း၏ အကျိုးသက်ရောက်မှုများကို ထိရောက်စွာ ရရှိနိုင်သည်။

စည်းမျဉ်း 20- အင်တာဖေ့စ်တွင် စစ်ထုတ်ခြင်းနှင့် အကာအကွယ်ပတ်လမ်း နှစ်ခုလုံးရှိပါက၊ ပထမကာကွယ်မှု နှင့် စစ်ထုတ်ခြင်း နိယာမကို လိုက်နာသင့်သည်။

အကြောင်းရင်း- အကာအကွယ်ပတ်လမ်းကို ပြင်ပဗို့အားနှင့် overcurrent ကို ဖိနှိပ်ရန် အသုံးပြုသည်။ filter circuit ပြီးနောက် ကာကွယ်မှု circuit ကို ထားရှိပါက၊ filter circuit သည် overvoltage နှင့် overcurrent ကြောင့် ပျက်စီးသွားမည်ဖြစ်ပါသည်။