د PCB ډیزاینر څنګه کولی شي د PCB ډیزاین ګړندي بشپړولو لپاره د توپوولوژي پلان کولو او تار کولو وسیلې وکاروي؟

دا پا paperه په تمرکز کوي مردان ډیزاینران د IP کاروي ، او نور د IP ملاتړ کولو لپاره د توپوولوژي پلان کولو او لارښود وسیلو څخه کار اخلي ، په چټکۍ سره د PCB بشپړ ډیزاین بشپړ کړئ. لکه څنګه چې تاسو له عکس 1 څخه لیدلی شئ ، د ډیزاین انجینر مسؤلیت د لږ شمیر اړینو برخو په ایښودلو او د دوی ترمینځ د مهم ارتباطي لارو پلان کولو سره IP ترلاسه کول دي. یوځل چې IP ترلاسه شي ، د IP معلومات د PCB ډیزاینرانو ته چمتو کیدی شي څوک چې پاتې ډیزاین کوي.

ipcb

د PCB ډیزاینر څنګه کولی شي د PCB ډیزاین ګړندي بشپړولو لپاره د توپوولوژي پلان کولو او تار کولو وسیلې وکاروي

شکل 1: د ډیزاین انجنیران IP ترلاسه کوي ، د PCB ډیزاینران نور د IP ملاتړ کولو لپاره د توپوولوژي پلان کولو او تار کولو وسیلې کاروي ، د PCB بشپړ ډیزاین ژر تر ژره بشپړ کړئ.

د دې پرځای چې د ډیزاین انجنیرانو او د PCB ډیزاینرانو ترمینځ د متقابل عمل او تکرار پروسې څخه تیریدو ته اړتیا ولرئ ، د ډیزاین انجنیرانو دمخه دا معلومات ترلاسه کړي او پایلې یې دقیقې دي ، کوم چې د PCB ډیزاینرانو سره ډیره مرسته کوي. په ډیری ډیزاینونو کې ، د ډیزاین انجنیران او د PCB ډیزاینران متقابل ترتیب او وایرینګ کوي ، کوم چې دواړه خواو ته ارزښتناک وخت نیسي. په تاریخي لحاظ ، متقابل عمل اړین دی ، مګر د وخت مصرف او بې کفایته. د ډیزاین انجینر لخوا چمتو شوی لومړنی پلان ممکن د مناسب برخو ، د بس چوکۍ ، یا د پن آوټ اشارې پرته یوازې لاسي نقاشي وي.

پداسې حال کې چې انجنیران د توپوولوژي پلان کولو تخنیکونو څخه کار اخلي کولی شي د ځینې برخو ترتیب او یو له بل سره اړیکې ونیسي ځکه چې د PCB ډیزاینران په ډیزاین کې دخیل وي ، ډیزاین ممکن د نورو برخو ترتیب ته اړتیا ولري ، نور IO او د بس جوړښتونه ونیسي ، او ټولې اړیکې.

د PCB ډیزاینران اړتیا لري د توپوولوژي پلان جوړ کړي او د غوره ترتیب او متقابل پلان جوړولو لاسته راوړلو لپاره د ایښودل شوي او نه تړل شوي برخو سره متقابل عمل وکړي ، پدې توګه د PCB ډیزاین موثریت ته وده ورکوي.

وروسته لدې چې مهم او لوړ کثافت لرونکي ساحې ایښودل کیږي او د توپوولوژي پلان ترلاسه کیږي ، ترتیب ممکن د وروستي توپوولوژي پلان کولو دمخه بشپړ شي. له همدې امله ، د توپوولوژۍ ځینې لارې ممکن د موجوده ترتیب سره کار وکړي. که څه هم دا د ټیټ لومړیتوب څخه دي ، دوی لاهم وصل کیدو ته اړتیا لري. پدې توګه د پلان کولو برخه د اجزاو ترتیب په شاوخوا کې رامینځته شوې. سربیره پردې ، د پلان کولو دا کچه ممکن نورو توضیحاتو ته اړتیا ولري ترڅو نورو سیګنالونو ته اړین لومړیتوب ورکړي.

د توپوولوژي تفصيلي پلان کول

شکل 2 د اجزاوو له ایښودو وروسته تفصيلي ترتیب ښیې. بس په مجموع کې 17 بټونه لري ، او دا د کافي ښه تنظیم شوي سیګنال جریان لري.

 

د PCB ډیزاینر څنګه کولی شي د PCB ډیزاین ګړندي بشپړولو لپاره د توپوولوژي پلان کولو او تار کولو وسیلې وکاروي

شکل 2: د دې بسونو لپاره د شبکې لاینونه د لوړ لومړیتوب سره د توپوولوژي پلان کولو او ترتیب پایله ده.

د دې بس پلان کولو لپاره ، د PCB ډیزاینران اړتیا لري موجوده خنډونه ، د پرت ډیزاین مقررات ، او نور مهم خنډونه په پام کې ونیسي. د دې شرایطو په پام کې نیولو سره ، دوی د بس لپاره د توپوولوژي لار نقشه کړې لکه څنګه چې په 3 شکل کې ښودل شوي.

د PCB ډیزاینر څنګه کولی شي د PCB ډیزاین ګړندي بشپړولو لپاره د توپوولوژي پلان کولو او تار کولو وسیلې وکاروي

شکل 3: پلان شوی بس.

په 3 شکل کې ، توضیحات “1” د “سرخ” پورتنۍ پرت ​​کې د اجزا پنونه د توپوولوژیکې لارې لپاره چې د اجزا پنونو څخه توضیح “2” ته لیږدوي وړاندې کوي. د دې برخې لپاره نه کارول شوې ساحه کارول کیږي ، او یوازې لومړی پرت د کیبلینګ پرت په توګه پیژندل شوی. دا د ډیزاین له نظره څرګند ښکاري ، او د روټینګ الګوریتم به د سرپوښ سره د پورتنۍ پرت ​​سره د توپوولوژیکي لار وکاروي. په هرصورت ، ځینې خنډونه ممکن د دې ځانګړي بس په اتوماتیک ډول روټ کولو دمخه د پرت نورو لارو انتخابونو سره الګوریتم چمتو کړي.

لکه څنګه چې بس په لومړي پرت کې په سختو ځایونو کې تنظیم شوی ، ډیزاینر په دریم تفصیل کې دریم پرت ته د لیږد پلان پیل کوي ، په پام کې نیولو سره چې بس په ټول PCB کې سفر کوي. په یاد ولرئ چې په دریم پرت کې دا توپوولوژیکه لاره د پورتنۍ پرت ​​په پرتله پراخه ده ځکه چې د اضافي ځای اړتیا ده چې د خنډ ځای په ځای کولو لپاره اړین وي. سربیره پردې ، ډیزاین د پرت تبادلې لپاره دقیق موقعیت (17 سوري) مشخص کوي.

لکه څنګه چې توپوولوژیکه لار د شکل 3 ښیې مرکز برخه تعقیبوي “4” توضیح کولو لپاره ، د یو واحد بټ T شکل لرونکي جنکشنونه باید د توپوولوژیک لارې ارتباطاتو او انفرادي برخې پنونو څخه راوباسي. د PCB ډیزاینر انتخاب دا دی چې د ارتباط ډیری برخه په پرت 3 او نورو پرتونو ته د اجزاو پنونو نښلولو لپاره وساتي. نو دوی د توپوولوژي ساحه رسم کړه ترڅو له اصلي بنډل څخه 4 پرت (ګلابي) ته ارتباط په ګوته کړي ، او دا د یو واحد بټ T شکل لرونکي اړیکې یې له 2 پرت سره وصل کړي او بیا د نورو له لارې سوري په کارولو سره د وسیلې پنونو سره وصل شي.

توپولوژیکې لارې د 3 کچې ته دوام ورکوي ترڅو د فعال وسیلو سره وصل کیدو لپاره “5” توضیح شي. دا ارتباطات بیا د فعال پنونو څخه د فعال وسیلې لاندې د پل ښکته مقاومت سره وصل کیږي. ډیزاینر له 3 پرت څخه تر 1 پرت پورې ارتباط تنظیم کولو لپاره بله توپوولوژي ساحه کاروي ، چیرې چې د برخې پنونه په فعال وسیلو او د کښته کولو مقاومت کونکو ویشل شوي.

د تفصيلي پلان کولو دې کچې بشپړیدو شاوخوا 30 ثانیې وخت نیولی. یوځل چې دا پلان ونیول شي ، د PCB ډیزاینر ممکن وغواړي سمدستي لار ونیسي یا نور توپوولوژي پلانونه رامینځته کړي ، او بیا د اتوماتیک روټینګ سره ټول توپوولوژي پلانونه بشپړ کړي. د پلان کولو بشپړیدو څخه د اتوماتیک وایرینګ پایلو ته له 10 ثانیو څخه لږ. سرعت واقعیا مهم ندی ، او په حقیقت کې دا د وخت ضایع کول دي که چیرې د ډیزاینر ارادې له پامه وغورځول شي او د اتوماتیک تار کولو کیفیت ضعیف وي. لاندې ډیاګرامونه د اتوماتیک وایرینګ پایلې ښیې.

د توپولوژي روټینګ

په پورتنۍ کی left اړخ کې پیل کول ، د اجزا پنونو څخه ټول تارونه په 1 پرت کې موقعیت لري ، لکه څنګه چې د ډیزاینر لخوا څرګند شوي ، او په کلک بس جوړښت کې کمپریس شوي ، لکه څنګه چې په 1 شکل کې توضیحات “2” او “4” کې ښودل شوي. د کچې 1 او کچې 3 ترمینځ لیږد په تفصیل سره “3” ترسره کیږي او د ډیر ځای مصرف کونکي سوري ب takesه اخلي. یوځل بیا ، د تاوان فاکتور په پام کې نیول شوی ، نو لینونه پراخه او ډیر واټن لري ، لکه څنګه چې د اصلي چوکۍ لارې لخوا نمایش کیږي.

د PCB ډیزاینر څنګه کولی شي د PCB ډیزاین ګړندي بشپړولو لپاره د توپوولوژي پلان کولو او تار کولو وسیلې وکاروي

شکل 4: د توپوولوژیو 1 او 3 سره د روټینګ پایلې.

لکه څنګه چې په 4 شکل کې “5” په تفصیل سره ښودل شوي ، د توپولوژي لار لویه کیږي ځکه چې د واحد بټ T- ډول جنکشنونو ځای په ځای کولو لپاره د سوري کارولو اړتیا ده. دلته پلان بیا د دې واحد بټ T- ډول تبادلې نقطو لپاره د ډیزاینر اراده منعکس کوي ، له 3 پرت څخه تر 4 پرت پورې تار. سربیره پردې ، په دریم پرت کې ټریس خورا سخت دی ، که څه هم دا د ننوتلو سوري کې یو څه پراخه کیږي ، دا به ژر تر ژره د سوري تیریدو وروسته ټیټ شي.

د PCB ډیزاینر څنګه کولی شي د PCB ډیزاین ګړندي بشپړولو لپاره د توپوولوژي پلان کولو او تار کولو وسیلې وکاروي

شکل 5: د توضیحاتو 4 توپوولوژي سره د لارې کولو پایله.

شکل 6 په تفصیل سره “5” کې د اتوماتیک تار کولو پایله ښیې. په پرت 3 کې د وسیلې فعال ارتباط پرت 1 ته تبادلې ته اړتیا لري. د لارې له لارې سوري د برخې پنونو څخه په سمه توګه تنظیم شوي ، او د پرت 1 تار لومړی فعال برخې سره وصل دی او بیا د پرت 1 پل ښکته مقاومت سره.

د PCB ډیزاینر څنګه کولی شي د PCB ډیزاین ګړندي بشپړولو لپاره د توپوولوژي پلان کولو او تار کولو وسیلې وکاروي

شکل 6: د توضیحي 5 توپوولوژي سره د لارې کولو پایله.

د پورتني مثال پایله دا ده چې 17 بټونه د وسیلې څلور مختلف ډولونو کې توضیح شوي ، د پرت او لارې لارښود لپاره د ډیزاینر ارادې نمایندګي کوي ، کوم چې په شاوخوا 30 ثانیو کې نیول کیدی شي. بیا د لوړ کیفیت اتوماتیک وایرینګ ترسره کیدی شي ، اړین وخت شاوخوا 10 ثانیې دی.

د وایرینګ څخه ټاپولوژي پلان کولو ته د خلاصې کچې لوړولو سره ، د یو بل سره د نښلولو وخت خورا راکم شوی ، او ډیزاینران د کثافت په اړه واقعیا روښانه پوهه لري او د انټرنیټ پیل کیدو دمخه د ډیزاین بشپړولو ظرفیت لري ، لکه ولې پدې مرحله کې وائرینګ وساتئ. ډیزاین؟ ولې د پلان کولو سره پرمخ نه ځئ او په شا کې تارونه اضافه کړئ؟ کله به بشپړه توپوهنه پلان شي؟ که پورتنۍ بیلګه په پام کې ونیول شي ، د یو پلان خلاصیدل د بل پلان سره کارول کیدی شي د دې پرځای چې د 17 جلا شبکو سره د ډیری لاین برخو او په هر شبکه کې ډیری سوري سره وکارول شي ، یوه مفهوم چې په ځانګړي ډول مهم وي کله چې د انجینرۍ بدلون امر (ECO) په پام کې ونیسئ .

د انجنیري بدلون امر (ECO)

په لاندې مثال کې ، د FPGA پن محصول نیمګړی دی. د ډیزاین انجینرانو د دې حقیقت څخه د PCB ډیزاینرانو ته خبر ورکړی ، مګر د مهالویش دلایلو لپاره ، دوی اړتیا لري مخکې لدې چې د FPGA پن محصول بشپړ شي ډیزاین ډیزاین کړي.

د پیژندل شوي پن محصول په حالت کې ، د PCB ډیزاینر د FPGA ځای پلان کول پیل کوي ، او په ورته وخت کې ، ډیزاینر باید له نورو وسیلو څخه FPGA ته لیډونه په پام کې ونیسي. IO پلان شوی و چې د FPGA ښي اړخ کې وي ، مګر اوس دا د FPGA کی left اړخ ته دی ، د دې لامل کیږي چې د پن محصول له اصلي پلان څخه په بشپړ ډول توپیر ولري. ځکه چې ډیزاینران د خلاصې لوړې کچې کار کوي ، دوی کولی شي دا بدلونونه د FPGA په شاوخوا کې د ټولو وایرونو حرکت کولو سر لرې کولو سره ځای په ځای کړي او د توپوولوژي لارې بدلونونو سره یې ځای په ځای کړي.

په هرصورت ، دا یوازې FPGas ندي چې اغیزمن شوي؛ دا نوي پن محصولات د اړونده وسیلو څخه راوتلو لیډونو باندې هم اغیزه کوي. د لارې پای هم حرکت کوي ترڅو د فلیټ پوښلي لیډ داخلي لارې ځای په ځای کړي که نه نو ، د جوړې جوړې کیبلونه به وځړول شي ، په لوړ کثافت PCB کې قیمتي ځای ضایع کوي. د دې بټونو لپاره تاوول د وایرینګ او سوراخونو لپاره اضافي ځای ته اړتیا لري ، کوم چې ممکن د ډیزاین مرحلې په پای کې پوره نشي. که مهال ویش سخت و ، نو دا به ناممکن وي چې دې ټولو لارو ته ورته تنظیمات ترسره کړئ. نقطه دا ده چې د توپولوژي پلان کول د لوړې کچې خلاصې چمتو کوي ، نو د دې ECOs پلي کول خورا اسانه دي.

د اتوماتیک روټینګ الګوریتم چې د ډیزاینر اراده تعقیبوي د مقدار لومړیتوب په پرتله کیفیت لومړیتوب ټاکي. که د کیفیت ستونزه وپیژندل شي ، نو دا خورا سم دي چې اجازه راکړئ اړیکې د خراب کیفیت لرونکي تار تولیدولو پرځای ناکام شي ، د دوه دلیلونو لپاره. لومړی ، د خرابې پایلو او نورو وایرینګ عملیاتو سره د وائرینګ پاکولو په پرتله د ناکامه اړیکې وصل کول اسانه دي چې وائرینګ اتومات کوي. دوهم ، د ډیزاینر اراده ترسره کیږي او ډیزاینر د پیوستون کیفیت ټاکلو لپاره پاتې دی. په هرصورت ، دا نظرونه یوازې ګټور دي که د ناکام شوي وایرینګ اړیکې نسبتا ساده او ځایی وي.

یو ښه مثال د 100 planned پلان شوي ارتباطاتو ترلاسه کولو لپاره د کیبلر ناتواني ده. د کیفیت قرباني کولو پرځای ، یو څه پلان کولو ته اجازه ورکړئ ناکام شي ، یو څه غیر تړلي تارونه شاته پریږدئ. ټول تارونه د توپوولوژي پلان کولو له لارې پرمخ وړل کیږي ، مګر ټول د اجزاو پنونو ته نه رسیږي. دا ډاډ ورکوي چې د ناکامو اړیکو لپاره خونه شتون لري او نسبتا اسانه اړیکه چمتو کوي.

د دې مقالې لنډیز

د توپوولوژي پلان کول یوه وسیله ده چې د ډیجیټل سیګنال شوي PCB ډیزاین پروسې سره کار کوي او د ډیزاین انجینرانو ته په اسانۍ د لاسرسي وړ دي ، مګر دا د پیچلي پلان کولو ملاحظاتو لپاره ځانګړي ځایی ، پرت ، او ارتباط جریان وړتیاوې هم لري. د PCB ډیزاینران کولی شي د ډیزاین په پیل کې یا د ډیزاین انجینر خپل IP ترلاسه کولو وروسته د توپولوژي پلان کولو وسیله وکاروي ، پدې پورې اړه لري چې څوک د دې ډیزاین چاپیریال غوره کولو لپاره دا انعطاف وړ وسیله کاروي.

د ټاپولوژي کیبلر په ساده ډول د لوړ کیفیت کیبلینګ پایلې چمتو کولو لپاره د ډیزاینر پلان یا اراده تعقیبوي. د توپوولوژي پلان کول ، کله چې د ECO سره مخ کیږي ، د جلا ارتباطاتو په پرتله کار کول خورا ګړندي وي ، پدې توګه د توپوولوژي کیبلر د دې وړتیا ورکوي چې ECO ډیر ګړندی کړي ، ګړندي او دقیقې پایلې چمتو کوي.