Konsepsyon tablo PCB bezwen bay enfòmasyon ak pwosesis debaz yo

Komisyon Konsèy PCB konsepsyon bezwen bay enfòmasyon:

(1) Schema dyagram: yon fòma konplè dokiman elektwonik ki ka jenere netlist ki kòrèk la (netlist);

(2) Gwosè mekanik: bay idantifikasyon pozisyon espesifik ak direksyon aparèy pwezante a, osi byen ke idantifikasyon zòn wotè espesifik pozisyon limit la;

(3) lis BOM: li sitou detèmine ak tcheke enfòmasyon pake espesifye nan ekipman an sou dyagram nan schematic;

(4) Gid fil elektrik: deskripsyon kondisyon espesifik pou siyal espesifik, osi byen ke enpedans, laminasyon ak lòt kondisyon konsepsyon.

ipcb

Pwosesis la konsepsyon debaz nan tablo PCB se jan sa a:

Prepare – & gt; PCB estrikti konsepsyon – & GT; Layout PCB – & GT; Fil elektrik – & gt; Rout optimize ak ekran -> Rezo ak enspeksyon DRC ak enspeksyon estriktirèl -> Komisyon Konsèy PCB.

1: Preparasyon preliminè

1) Sa a gen ladan prepare bibliyotèk eleman ak schematics. “Si ou vle fè yon bagay bon, ou gen perfectionner zouti ou an premye.” Yo nan lòd yo bati yon tablo bon, nan adisyon a desine prensip, ou dwe trase byen. Anvan ou kontinye ak desen an PCB, ou dwe premye prepare schematic bibliyotèk la eleman SCH ak bibliyotèk la eleman PCB (sa a se premye etap la – trè enpòtan). Bibliyotèk Component ka itilize bibliyotèk ki vini ak Protel, men li souvan difisil pou jwenn bon an. Li pi bon yo bati pwòp bibliyotèk eleman ou ki baze sou done gwosè estanda pou aparèy ou chwazi a.

Nan prensip, egzekite bibliyotèk eleman PCB la an premye, ak Lè sa a, SCH la. Bibliyotèk eleman PCB gen gwo egzijans, ki afekte dirèkteman enstalasyon PCB. Bibliyotèk eleman SCH la relativman rilaks, toutotan ou pran prekosyon pou defini atribi PIN ak korespondans yo nan eleman PCB yo.

PS: Remak broch yo kache nan bibliyotèk la estanda. Lè sa a, vini konsepsyon an schematic, ak lè li pare, konsepsyon an PCB ka kòmanse.

2) Lè w ap fè bibliyotèk la schematic, sonje si broch yo ki konekte nan tablo a pwodiksyon / pwodiksyon PCB epi tcheke bibliyotèk la.

2. PCB estrikti konsepsyon

Etap sa a trase sifas la PCB nan anviwònman an konsepsyon PCB dapre dimansyon yo tablo detèmine ak divès kalite pozisyon mekanik, ak kote konektè yo mande yo, bouton / switch, tib nixie, endikatè, entrain, ak rezilta selon kondisyon yo pwezante. , twou vis, twou enstalasyon, elatriye, konplètman konsidere ak detèmine zòn fil elektrik ak zòn ki pa fil elektrik (tankou sijè ki abòde lan nan twou vis se zòn ki pa fil elektrik).

Atansyon espesyal yo ta dwe peye sou gwosè aktyèl la (zòn okipe ak wotè) nan eleman yo peman, pozisyon relatif ki genyen ant konpozan – gwosè a nan espas ki la, ak sifas la ki te sou ekipman an mete asire pèfòmans nan elektrik nan tablo a sikwi. . Pandan ke asire posibilite a ak konvenyans nan pwodiksyon ak enstalasyon, modifikasyon ki apwopriye yo ta dwe fèt nan ekipman an kenbe li pwòp pandan y ap asire ke prensip ki anwo yo yo reflete. Si yo mete menm aparèy la byen epi nan menm direksyon, li pa ka mete l. Li se yon patchwork.

3. Layout PCB la

1) Asire w ke dyagram nan schematic kòrèk anvan Layout – sa a trè enpòtan! —- – trè enpòtan!

Dyagram schematic te konplete. Tcheke atik yo se: griy elektrik, kadriyaj tè, elatriye.

2) Layout la ta dwe peye atansyon sou plasman nan ekipman sifas (espesyalman plòg-ins, elatriye) ak plasman nan ekipman (vètikal mete orizontal oswa vètikal plasman), asire posibilite a ak konvenyans nan enstalasyon yo.

3) Mete aparèy la sou tablo sikwi a ak layout blan. Nan pwen sa a, si tout preparasyon ki anwo yo konplè, ou ka jenere yon tab rezo (konsepsyon-gt; CreateNetlist), ak Lè sa a, enpòte tab la rezo (Design-> LoadNets) sou PCB la. Mwen wè pil aparèy la konplè, ak vole fil koneksyon èd memwa ant broch, ak Lè sa a, Layout aparèy.

Layout la an jeneral ki baze sou prensip sa yo:

Nan Layout la lè mwen kouche, ou ta dwe detèmine sifas la ki te sou yo mete aparèy la: an jeneral, plak yo ta dwe mete sou bò a menm, ak plòg-ins yo ta dwe gade pou spesifik.

1) Selon divizyon rezonab nan pèfòmans elektrik, jeneralman divize an: zòn sikwi dijital (entèferans, entèferans), zòn sikwi analòg (pè entèferans), zòn kondwi pouvwa (sous entèferans);

2) Sikwi ak fonksyon an menm yo ta dwe mete fèmen ke posib, ak eleman yo ta dwe ajiste asire koneksyon ki pi senp lan; An menm tan an, ajiste pozisyon relatif ki genyen ant blòk yo fonksyon, se konsa ke koneksyon ki genyen ant blòk yo fonksyon ki pi kout la;

3) Pou pati-wo kalite, yo ta dwe konsidere pozisyon enstalasyon an ak entansite enstalasyon an;Eleman chofaj yo ta dwe mete apa nan eleman tanperati sansib, epi, si sa nesesè, yo ta dwe konsidere mezi konveksyon tèmik;

5) dèlko a revèy (egzanp kristal oswa revèy) yo ta dwe tankou fèmen ke posib nan aparèy la lè l sèvi avèk revèy la;

6) Kondisyon Layout yo ta dwe ekilibre, rar ak lòd, pa tèt-lou oswa koule.

4. fil elektrik la

Wiring se pwosesis ki pi enpòtan nan konsepsyon PCB. Sa a pral afekte dirèkteman sou pèfòmans PCB. Nan konsepsyon PCB, fil elektrik jeneralman gen twa nivo divizyon: premye a se koneksyon an, ak Lè sa a, kondisyon ki pi fondamantal nan konsepsyon PCB. Si pa gen okenn fil elektrik mete ak fil elektrik la ap vole, Lè sa a, li pral yon tablo medyòk. Li san danje pou di li poko kòmanse. Dezyèm lan se satisfaksyon pèfòmans elektrik. Sa a se yon mezi enprime endèks konfòmite tablo sikwi. Sa a se konekte apre ajisteman atansyon nan fil elektrik la reyalize pi bon pèfòmans elektrik, ki te swiv pa estetik. Si fil elektrik ou a konekte, Lè sa a, pa gen okenn kote ki afekte pèfòmans elektrik la, men nan gade ki sot pase a, gen yon anpil nan klere, kolore, Lè sa a, ki jan bon pèfòmans elektrik ou, nan je lòt moun se toujou yon moso nan fatra . Sa a pote gwo deranjman nan tès ak antretyen. Fil elektrik yo ta dwe pwòp ak inifòm, san règleman ak règleman yo. Sa yo dwe reyalize pandan y ap asire pèfòmans elektrik ak lòt kondisyon pèsonalize.

Wiring se te pote soti an akò ak prensip sa yo:

1) Anba sikonstans nòmal yo, kòd pouvwa a ak fil tè yo ta dwe branche an premye pou asire pèfòmans elektrik tablo sikwi a. Nan kondisyon sa yo, eseye elaji ekipman pou pouvwa a ak lajè fil tè. Câbles tè yo pi bon pase câbles pouvwa. Relasyon yo se: fil tè> Kòd la pouvwa & gt; Liy siyal. Anjeneral, lajè liy siyal la se 0.2 ~ 0.3mm. Lajè a mens ka rive jwenn 0.05 ~ 0.07mm, ak kòd la pouvwa se jeneralman 1.2 ~ 2.5mm. Pou PCBS dijital, yon fil tè lajè ka itilize yo fòme pasan pou rezo a baz (analog baz pa ka itilize tankou sa a);

2) Pre-pwosesis nan pi wo kondisyon (tankou liy frekans segondè), opinyon ak pwodiksyon bor yo ta dwe evite adjasan paralèl, yo nan lòd pou fè pou evite entèferans refleksyon. Si sa nesesè, makonnen ak baz, de kouch adjasan nan fil elektrik yo ta dwe pèpandikilè youn ak lòt, paralèl ki gen tandans kouple parazit;

3) Lojman osilatè a chita, ak liy revèy la ta dwe kout ke posib epi yo pa ka site nenpòt kote. Anba sikwi osilasyon revèy la, pati sikwi espesyal gwo vitès lojik la ta dwe ogmante zòn baz la, pa ta dwe itilize lòt liy siyal, pou yo ka fè jaden elektrik ki antoure a fèmen nan zewo;

4) Sèvi ak 45 ° polyline osi lwen ke posib, pa sèvi ak 90 ° polyline diminye radyasyon siyal frekans segondè; (Liy segondè oblije itilize doub arc);

5) pa bouk sou nenpòt liy siyal. Si inevitab, bouk yo ta dwe tankou ti ke posib; Nimewo a nan twou pou siyal câbles yo ta dwe tankou ti ke posib.

6) Liy kle a ta dwe kout ak epè ke posib, epi yo ta dwe ajoute pwoteksyon sou tou de bò yo;

7) Lè yo transmèt siyal sansib ak siyal jaden bri nan câbles plat, yo ta dwe ekstrè nan “siyal tè – Fil tè”;

8) Siyal kle yo ta dwe rezève pou pwen tès yo fasilite debogaj, pwodiksyon ak tès antretyen;

9) Apre fil elektrik schematic fin ranpli, fil elektrik yo ta dwe optimize. An menm tan an, apre premye chèk rezo a ak chèk DRC yo kòrèk, se baz nan zòn san fil la ki fèt, epi yo itilize yon gwo kouch kwiv kòm tè a, epi yo itilize yon tablo sikwi enprime. Zòn ki pa itilize yo konekte ak tè a kòm tè. Oswa fè yon tablo milti-kouch, ekipman pou pouvwa, baz chak matirite pou yon kouch.

5. Ajoute dlo nan je

Yon chire se yon koneksyon koule ant yon pad ak yon liy oswa ant yon liy ak yon twou gid. Rezon ki fè teardrop a se pou fè pou evite kontak ant fil la ak pad la oswa ant fil la ak twou a gid lè tablo a sibi yon gwo fòs. Anplis de sa, dekonekte, Anviwònman teardrop ka fè tablo PCB la sanble pi bèl.

Nan konsepsyon tablo sikwi a, yo nan lòd yo fè pad la pi fò ak anpeche plak la mekanik, soude pad ak soude fil ant ka zo kase a, soude pad ak fil se anjeneral mete kanpe ant fim nan tranzisyon kòb kwiv mete fòm tankou dlo nan je, kidonk li se anjeneral yo rele dlo nan je.

6. Nan vire, chèk la an premye se fè yon gade nan kouch Keepout, kouch tèt, anba topoverlay ak anba kouvri.

7. Tcheke règ elektrik: nan twou (0 nan twou – trè enkwayab; 0.8 fwontyè), si gen yon kadriyaj kase, espas minimòm (10mil), kous kout (chak paramèt analize youn pa youn)

8. Tcheke câbles pouvwa ak câbles tè – entèferans. (Kapasite filtre yo ta dwe fèmen nan chip la)

9. Apre w fin ranpli PCB la, Reload makè rezo a pou tcheke si netlist la te modifye – li travay amann.

10. Apre PCB fini, tcheke sikwi nan ekipman debaz asire presizyon.