Cara merancang susun atur PCB yang baik dengan prestasi bunyi yang dikurangkan

Cara merancang susun atur PCB yang baik dengan prestasi bunyi yang dikurangkan. Setelah mengambil tindakan pencegahan yang disebutkan dalam dokumen ini, perlu dilakukan penilaian yang komprehensif dan sistematik. Dokumen ini memberikan penerangan mengenai plat contoh rl78 / G14.
Penerangan mengenai papan ujian. Kami mengesyorkan contoh susun atur. Papan litar yang tidak disyorkan untuk digunakan dibuat dari rajah dan komponen skema yang sama. Hanya susun atur PCB yang berbeza. Melalui kaedah yang disarankan, PCB yang disarankan dapat mencapai prestasi pengurangan kebisingan yang lebih tinggi. Susun atur yang disyorkan dan susun atur yang tidak disyorkan menggunakan reka bentuk skema yang sama.
Susun atur PCB dua papan ujian.
Bahagian ini menunjukkan contoh susun atur yang disyorkan dan tidak disyorkan. Susun atur PCB hendaklah dirancang mengikut susun atur yang disyorkan untuk mengurangkan prestasi bunyi. Bahagian seterusnya akan menerangkan mengapa susun atur PCB di sebelah kiri Rajah 1 disyorkan. Rajah 2 menunjukkan susun atur PCB di sekitar MCU dua papan ujian.
Perbezaan antara susun atur yang disyorkan dan yang tidak disyorkan
Bahagian ini menerangkan perbezaan utama antara susun atur yang disyorkan dan yang tidak disyorkan.
Pendawaian Vdd dan VSS. Adalah disyorkan bahawa pendawaian papan Vdd dan VSS dipisahkan dari pendawaian kuasa periferal di saluran masuk utama. Pendawaian VDD dan pendawaian VSS dari papan yang disyorkan lebih dekat daripada pendawaian yang tidak disyorkan. Terutama pada papan yang tidak disyorkan, pendawaian VDD MCU disambungkan ke bekalan kuasa utama melalui jumper J1, dan kemudian melalui kapasitor penapis C9.
Masalah pengayun. Litar pengayun x1, C1 dan C2 pada papan yang disyorkan lebih dekat dengan MCU daripada yang terdapat pada papan yang tidak disyorkan. Pendawaian yang disyorkan dari litar pengayun ke MCU di papan lebih pendek daripada pendawaian yang disyorkan. Pada papan yang tidak disyorkan, litar pengayun tidak berada di terminal pendawaian VSS dan tidak dipisahkan dari pendawaian VSS yang lain.
Kapasitor pintas. Kapasitor pintasan C4 pada papan yang disyorkan lebih dekat dengan MCU daripada kapasitor pada papan yang tidak disyorkan. Dan pendawaian dari kapasitor pintas ke MCU lebih pendek daripada pendawaian yang disyorkan. Terutama pada papan yang tidak disyorkan, plumbum C4 tidak disambungkan secara langsung ke garisan batang VDD dan VSS.