Sommarju tal-esperjenza tat-tpinġija tal-bord tal-PCB

Bord tal-PCB sommarju tal-esperjenza tat-tpinġija:

(1): Meta tpinġi dijagramma skematika, l-annotazzjoni tal-pin għandha tuża netwerk NET aktar milli test, inkella jkun hemm problemi meta tiggwida d-disinn tal-PCB.

(2): Meta npinġu d-dijagramma skematika, irridu nagħmlu l-komponenti kollha jkollhom imballaġġ, inkella ma nsibux il-komponenti meta niggwidaw il-PCB.

ipcb

Xi komponenti ma jistgħux jinstabu fil-librerija huwa li jiġbdu tagħhom stess, fil-fatt, huwa tajjeb li jiġbdu tagħhom stess, finalment ikollhom librerija, li huwa konvenjenti. Biex tibdel isem KOMPONENT, ibda FILE / NEW – agħżel SCH LIB – biex tidħol fil-librerija tal-editjar tal-Partijiet.

Id-deskrizzjoni tal-pakkett tal-komponent hija l-istess bħal din, imma agħżel PCB LIB, u l-bordura tal-komponent hija fis-saff TOPOverlay, li huwa isfar.

(3) Biex tibdel isem l-elementi f’ordni, agħżel GĦODOD —U ANNOTA l-annotazzjoni ANNOTA u agħżel l-ordni

(4): qabel ma tikkonverti għal PCB, biex tiġġenera rapporti, prinċipalment tabella tan-netwerk agħżel DISINN DISINN – “Oħloq Netlist biex toħloq tabella tan-netwerk

(5): Hemm ukoll li tivverifika r-regoli elettriċi: agħżel GĦODOD ->>; ERC

(6): Imbagħad il-PCB jista ‘jiġi ġġenerat. Jekk hemm xi żball fil-proċess tal-ġenerazzjoni, id-dijagramma skematika għandha tiġi modifikata b’mod korrett u riċiklata f’BPK

(7): Il-PCB għandu l-ewwel jiżdied sewwa, għandu jagħmel il-linja qasira kemm jista ‘jkun, kemm jista’ jkun ftit toqob.

(8): Regoli tad-disinn qabel ma tiġbed il-linji: GĦODOD – Regoli tad-Disinn, RouTIng Constrain GAP 10 jew 12, RouTIng VIA STYLE toqba stabbilita, dijametru massimu estern, dijametru minimu estern, dijametru intern massimu, Id-daqs tad-dijametru minimu intern. Width Constraint tissettja l-linja Width, Max u min

(9): Il-wisa ‘tal-linja tat-tpinġija hija ġeneralment 12MIL, ċirku ta’ provvista ta ‘enerġija u wajer ta’ l-art huwa 120 jew 100, il-provvista ta ‘enerġija u l-art tal-film hija 50 jew 40 jew 30, il-wajer tal-kristall għandu jkun oħxon, għandu jitqiegħed li jmiss għall-mikrokompjuter b’ċippa waħda, il-linja pubblika għandha tkun ħoxna, il-linja ta ‘distanza twila għandha tkun ħoxna, il-linja ma tistax iddawwar l-Angolu dritt għandha tkun ta’ 45 grad, il-provvista tal-enerġija u l-art u sinjali oħra għandhom ikunu mmarkati f’TOPLAY. Kejbil ta ‘debugging konvenjenti.

Jekk issib li d-dijagramma mhix korretta, l-ewwel trid tbiddel id-dijagramma skematika, u mbagħad tuża d-dijagramma skematika biex tissostitwixxi l-PCB.

(10): L-għażla tal-qiegħ tal-għażla VIEW tista ‘tiġi ssettjata għal pulzier jew millimetru.

(11): Sabiex ittejjeb l-anti-interferenza tal-bord, huwa aħjar li finalment tapplika r-ram, agħżel l-ikona tar-ram, tidher kaxxa tad-djalogu, Net OpTIon fil-figura biex tagħżel in-netwerk konness, u ż-żewġ għażliet taħt għandu jintgħażel, STIL TA ‘TQEGĦID, agħżel il-forma ta’ kisi tar-ram, dan bl-addoċċ. GRID SIZE huwa l-ispazju bejn il-punti GRID tar-ram, u TRACK WIDTH għandha tkun konsistenti mal-linja WIDTH tal-PCB tagħna. LOCKPrimiTIves jistgħu jintgħażlu, u ż-żewġ oġġetti l-oħra jistgħu jsiru skont id-dijagramma.