Kontrol impedansi adhedhasar desain PCB

Tanpa kontrol impedansi, refleksi sinyal lan distorsi sing cukup bakal disebabake, nyebabake gagal desain. Sinyal umum, kayata bis PCI, bis PCI-E, USB, Ethernet, memori DDR, sinyal LVDS, lan liya-liyane, kabeh butuh kontrol impedansi. Kontrol impedansi pungkasane kudu diwujudake PCB desain, sing uga nyedhiyakake syarat sing luwih dhuwur kanggo teknologi papan PCB. Sawise komunikasi karo pabrik PCB lan dikombinasikake karo panggunaan piranti lunak EDA, impedansi kabel dikendhaleni miturut syarat integritas sinyal.

ipcb

Cara kabel sing beda bisa dietung kanggo entuk nilai impedansi sing cocog.

Garis mikrostrip

Iki kasusun saka tali kawat kanthi pesawat lemah lan dielektrik ing tengah. Yen pancet dielektrik, jembaré garis, lan jaraké saka pesawat lemah bisa dikendhalèkaké, mula impedansi karakteristiké bisa dikendhalèkaké, lan akurasi bakal ana ing ± 5%.

Kontrol impedansi adhedhasar desain PCB

Garis garis

Garis pita minangka jalur tembaga ing tengah dielektrik ing antarane rong pesawat sing nindakake. Yen kekandelan lan jembaré garis kasebut, konstanta dielektrik medium, lan jarak antarane pesawat dhasar saka rong lapisan bisa dikendhaleni, impedansi karakteristik garis kasebut bisa dikendhaleni, lan akurasi kasebut ana ing 10%.

Kontrol impedansi adhedhasar desain PCB

Struktur papan multi-lapisan:

Kanggo ngontrol impedansi PCB kanthi apik, kudu ngerti struktur PCB:

Biasane sing diarani papan multilayer digawe saka piring inti lan sheet semi-solidified laminasi. Papan inti minangka kandel sing kandel lan spesifik, rong piring tembaga roti, sing minangka bahan dhasar saka papan sing dicithak. Lan potongan semi-cures minangka lapisan infiltrasi sing diarani, duwe peran ikatan lempengan inti, sanajan ana kekandelan awal, nanging nalika proses meksa kekandelan bakal ana sawetara pangowahan.

Biasane, rong lapisan dielektrik paling gedhe ing lapisan multilayer yaiku lapisan sing dibasahi, lan lapisan foil tembaga sing kapisah digunakake ing sisih njaba rong lapisan kasebut minangka foil tembaga njaba. Spesifikasi ketebalan asli foil tembaga njaba lan foil tembaga njero umume 0.5oz, 1OZ, 2OZ (1OZ udakara 35um utawa 1.4mil), nanging sawise seri perawatan permukaan, ketebalan pungkasan foil tembaga njaba umume bakal nambah sekitar 1OZ Foil tembaga njero yaiku tutup tembaga ing loro-lorone piring inti. Kekandelan pungkasan beda-beda beda karo kekandelan asli, nanging umume dikurangi nganti pirang-pirang um amarga etching.

Lapisan paling njaba ing papan multilayer yaiku lapisan resistansi las, sing asring kita ucapake “minyak ijo”, mesthine bisa uga warna kuning utawa liyane. Kekandelan lapisan resistensi solder umume ora gampang ditemtokake kanthi akurat. Wilayah tanpa foil tembaga ing permukaane luwih kenthel tinimbang area nganggo foil tembaga, nanging amarga ora ana kekandelan foil tembaga, mula foil tembaga isih luwih misuwur, nalika nutul permukaan papan sing dicithak nganggo driji bisa dirasakake.

Nalika kekandelan tartamtu saka papan cetak digawe, ing tangan siji, dibutuhake paramèter material sing cukup, ing sisih liyane, kekandelan pungkasan sheet semi-cures bakal luwih cilik tinimbang kekandelan awal. Ing ngisor iki minangka struktur laminasi 6-lapisan khas:

Kontrol impedansi adhedhasar desain PCB

Parameter PCB:

Tanduran PCB sing beda duwe beda beda ing paramèter PCB. Liwat komunikasi karo dhukungan teknis pabrik papan sirkuit, kita entuk sawetara data parameter saka tanduran:

Foil tembaga lumahing:

Ana telung ketebalan foil tembaga sing bisa digunakake: 12um, 18um lan 35um. Kekandelan pungkasan sawise rampung udakara 44um, 50um lan 67um.

Plat inti: S1141A, FR-4 standar, rong piring tembaga roti biasane digunakake. Spesifikasi opsional bisa ditemtokake kanthi ngubungi pabrikan.

Tablet sing wis mari semi:

Spesifikasi (kekandelan asli) yaiku 7628 (0.185mm), 2116 (0.105mm), 1080 (0.075mm), 3313 (0.095mm). Kekandelan nyata sawise mencet biasane udakara 10-15um kurang saka regane asline. Maksimum 3 tablet semi-cured bisa digunakake kanggo lapisan infiltrasi sing padha, lan kekandelan 3 tablet semi-cures ora bisa padha, paling ora siji setengah tablet sing bisa diobati bisa digunakake, nanging sawetara pabrike kudu nggunakake paling ora loro . Yen kekandelan potongan semi-cures ora cukup, foil tembaga ing loro-lorone piring inti bisa diukir, banjur potongan semi-bisa diikat ing loro-lorone, lan lapisan infiltrasi sing luwih kenthel bisa ngrambah.

Bagean Lintasan:

Kita bakal ngira manawa salib kawat iku persegi dowo, nanging sejatine trapezoid. Contone, njupuk lapisan TOP, yen kekandelan foil tembaga yaiku 1OZ, pojok trapezoid ngisor ndhuwur yaiku 1MIL luwih cekak tinimbang ujung ngisor ngisor. Contone, yen jembaré garis 5MIL, banjur sisih ndhuwur lan ngisor kira-kira 4MIL lan sisih ngisor lan ngisor kira-kira 5MIL. Bedane antarane pojok ndhuwur lan ngisor gegandhengan karo kekandelan tembaga. Tabel ing ngisor iki nuduhake hubungan antarane trapezoid ndhuwur lan ngisor ing kahanan sing beda.

Kontrol impedansi adhedhasar desain PCB

Permittivity: Permittivity sheet semi-cured gegandhengan karo kekandelan. Tabel ing ngisor iki nuduhake paramèter ketebalan lan permittivity saka macem-macem jinis sheet semi-cured:

Kontrol impedansi adhedhasar desain PCB

Konstanta dielektrik ing piring gegandhengan karo bahan resin sing digunakake. Konstanta dielektrik piring FR4 yaiku 4.2 – 4.7, lan mudhun saya mundhak kanthi frekuensi.

Faktor kerugian dielektrik: bahan dielektrik kanthi tumindak medan listrik ganti, amarga panas lan konsumsi energi diarani kerugian dielektrik, biasane diandharake dening faktor kerugian dielektrik Tan δ. Nilai khas kanggo S1141A yaiku 0.015.

Jembar baris minimal lan jarak garis kanggo mesthekake mesin: 4mil / 4mil.

Pambuka alat pitungan impedansi:

Nalika ngerti struktur papan multilayer lan nguwasani paramèter sing dibutuhake, kita bisa ngetung impedansi liwat piranti lunak EDA. Sampeyan bisa nggunakake Allegro kanggo nindakake iki, nanging aku nyaranake Polar SI9000, sing alat sing apik kanggo ngetung impedansi karakteristik lan saiki digunakake dening akeh pabrik PCB.

Nalika ngitung impedansi karakteristik sinyal njero garis diferensial lan garis terminal tunggal, sampeyan bakal nemokake prabédan cilik antara Polar SI9000 lan Allegro amarga sawetara rincian, kayata wujud bagean salib kawat. Nanging, yen kanggo ngetung impedansi karakteristik sinyal Surface, aku saranake sampeyan milih model Coated tinimbang model Surface, amarga model kasebut njupuk eksistensi lapisan resistensi solder, mula asile bakal luwih akurat. Ing ngisor iki minangka gambar layar parsial impedansi garis diferensial permukaan sing diwilang karo Polar SI9000 ngelingi lapisan resistensi solder:

Amarga kekandelan lapisan resisten solder ora gampang dikendhaleni, pendekatan kira-kira uga bisa digunakake, kaya sing disaranake dening pabrikan dewan: nyuda nilai tartamtu saka pitungan model Permukaan. Disaranake supaya impedansi diferensial dadi minus 8 ohm lan impedansi ujung tunggal dikurangi 2 ohm.

Syarat PCB sing beda kanggo kabel

(1) Temtokake mode kabel, paramèter lan pitungan impedansi. Ana rong jinis mode prabédan kanggo nuntun garis: modus bédan garis mikrostrip lapisan njaba lan mode prabédan garis lapisan jero. Impedansi bisa diitung nganggo piranti lunak pitungan impedansi sing gegandhengan (kayata POLAR-SI9000) utawa formula pitungan impedansi liwat setelan parameter sing cukup.

(2) Garis isometrik paralel. Temtokake jembarake lan jarak garis, lan tututi kanthi tliti garis jembar sing diwilang lan jarak nalika nuntun. Jarak antarane rong baris kudu tetep ora owah, yaiku supaya sejajar. Ana rong cara paralelisme: siji yaiku loro garis kasebut mlaku ing lapisan sisih liyane, lan liyane yaiku loro garis kasebut mlaku ing lapisan ngisor-ngisor. Umume nyoba supaya ora nggunakake sinyal prabédan ing antarane lapisan, yaiku amarga ing proses nyata PCB ing proses kasebut, amarga akurasi alignment laminasi cascading luwih murah tinimbang sing diwenehake antarane presisi etsa, lan ing proses kerugian dielektrik laminasi, ora bisa njamin jarak garis bedane padha karo kekandelan dielektrik interlayer, bakal nyebabake prabédan antara lapisan prabédan pangowahan impedansi. Disaranake nggunakake prabédan ing lapisan sing padha sabisa-bisa.