site logo

PCB သည် မြန်နှုန်းမြင့် analog input signal routing method နှင့် rules များကို ဒီဇိုင်းထုတ်သည်။

PCB မြန်နှုန်းမြင့် analog input signal routing method ကို ဒီဇိုင်းဆွဲပါ။

မျဉ်းအကျယ် ကျယ်လေ၊ အနှောင့်အယှက် ဆန့်ကျင်နိုင်မှု အားကောင်းလေ၊ အချက်ပြ အရည်အသွေး (အရေပြား သက်ရောက်မှု) အားကောင်းလေ ဖြစ်သည်။ သို့သော်တစ်ချိန်တည်းမှာပင်၊ 50Ω characteristic impedance ၏လိုအပ်ချက်ကိုအာမခံရမည်။ ပုံမှန် FR4 ဘုတ်၊ မျက်နှာပြင်လိုင်းအကျယ် 6MIL impedance သည် 50Ω ဖြစ်သည်။ ၎င်းသည် မြန်နှုန်းမြင့် analog input ၏ signal အရည်အသွေးလိုအပ်ချက်များကို သိသာထင်ရှားစွာ မဖြည့်ဆည်းနိုင်သောကြောင့် ယေဘုယျအားဖြင့် ကျွန်ုပ်တို့သည် အခေါင်းပေါက် GND02 ကိုအသုံးပြုပြီး ART03 အလွှာကို ရည်ညွှန်းခွင့်ပြုပါ။ ဤနည်းအားဖြင့်၊ ကွဲပြားသောအချက်ပြမှုကို 12/10 အဖြစ် ရေတွက်နိုင်ပြီး လိုင်းတစ်ခုတည်းကို 18MIL အဖြစ် ရေတွက်နိုင်သည်။ (လိုင်းအကျယ်သည် 18MIL ကျော်လွန်ပြီးနောက် ချဲ့ခြင်းသည် အဓိပ္ပါယ်မရှိကြောင်း သတိပြုပါ)

ipcb

PCB သည် မြန်နှုန်းမြင့် analog input signal routing method နှင့် rules များကို ဒီဇိုင်းထုတ်သည်။

ပုံတွင်အစိမ်းရောင်ဖြင့်မီးမောင်းထိုးပြထားသည့် CLINE သည် ART03 အလွှာ၏ single-line နှင့် differential high-speed analog input ကိုရည်ညွှန်းသည်။ ထိုသို့လုပ်ဆောင်နေစဉ်တွင်၊ အချို့သောအသေးစိတ်အချက်အလက်များကို ကိုင်တွယ်ရပါမည်-

(၁) အထက်ပုံတွင်ပြထားသည့်အတိုင်း TOP အလွှာ၏ သရုပ်ဖော်မှုအပိုင်းကို ထုပ်ပိုးထားရန် လိုအပ်ပါသည်။ မြေကြေးနီမှ Analog input သို့ CLINE အကွာအဝေးသည် 1W ဖြစ်ရန် လိုအပ်သည်၊ ဆိုလိုသည်မှာ ကြေးနီအနားမှ CLINE သို့ AIRGAP သည် မျဉ်းအကျယ်၏ နှစ်ဆဖြစ်သည်။ လျှပ်စစ်သံလိုက်သီအိုရီအချို့နှင့် တွက်ချက်မှုများအရ PCB ရှိ အချက်ပြလိုင်းများ၏ သံလိုက်စက်ကွင်းနှင့် လျှပ်စစ်စက်ကွင်းများကို 3W အကွာအဝေးအတွင်း အဓိကအားဖြင့် ဖြန့်ဝေပါသည်။ (ပတ်ဝန်းကျင်ရှိ အချက်ပြများမှ ဆူညံသံကြားဖြတ်မှုသည် 3%) ထက်နည်းသည် သို့မဟုတ် ညီမျှသည်။

(2) Analog area ၏ အပြုသဘောဆောင်သော အလွှာ၏ GND ကြေးနီကိုလည်း ပတ်ဝန်းကျင် ဒစ်ဂျစ်တယ်ဧရိယာနှင့် ခွဲထုတ်ရန် လိုအပ်ပြီး ဆိုလိုသည်မှာ အလွှာအားလုံးကို သီးခြားခွဲထားသည်။

(၃) GND3 ၏ အခေါင်းပေါက်အတွက်၊ ကျွန်ုပ်တို့သည် များသောအားဖြင့် ဤဧရိယာအားလုံးကို အပေါက်ဖောက်ထားသောကြောင့် လုပ်ဆောင်ချက်သည် အတော်လေးရိုးရှင်းပြီး ပြဿနာမရှိပါ။ သို့သော် အသေးစိတ်အချက်အလက်များကို ထည့်သွင်းစဉ်းစားခြင်း သို့မဟုတ် ပိုကောင်းစေရန်အတွက်၊ ကျွန်ုပ်တို့သည် TOP အလွှာ၊ 02W ဧရိယာနှင့် တူညီသော analog input wiring အပိုင်းကိုသာ နှုတ်နိုင်မည်ဖြစ်သည်။ ၎င်းသည် အချက်ပြအရည်အသွေးနှင့် ဘုတ်ပြား၏ ချောမွေ့မှုကို အာမခံနိုင်သည်။ လုပ်ဆောင်ခြင်းရလဒ်မှာ အောက်ပါအတိုင်းဖြစ်သည်။

PCB သည် မြန်နှုန်းမြင့် analog input signal routing method နှင့် rules များကို ဒီဇိုင်းထုတ်သည်။

ဤနည်းအားဖြင့်၊ မြန်နှုန်းမြင့် analog input signal ၏ပြန်လမ်းကြောင်းကို GND02 အလွှာတွင် လျင်မြန်စွာ ပြန်လည်စီးဆင်းနိုင်သည်။ ဆိုလိုသည်မှာ၊ ပုံဖော်ထားသော မြေပြင်ပြန်လမ်းကြောင်းသည် ပိုတိုလာသည်။

(4) Analog signal ကို လျင်မြန်စွာ ပြန်စီးဆင်းစေရန် မြန်နှုန်းမြင့် analog signal များအနီးတစ်ဝိုက်တွင် GND အများအပြားကို မမှန်မကန် ဖောက်ပါ။ ဆူညံသံကိုလည်း စုပ်ယူနိုင်သည်။

PCB သည် မြန်နှုန်းမြင့် analog input signal routing စည်းမျဉ်းများကို ဒီဇိုင်းထုတ်သည်။

စည်းမျဉ်း 1- မြန်နှုန်းမြင့် PCB အချက်ပြလမ်းကြောင်းပြခြင်း အကာအရံစည်းမျဉ်းများ မြန်နှုန်းမြင့် PCB ဒီဇိုင်းတွင်၊ နာရီများကဲ့သို့သော အဓိကမြန်နှုန်းမြင့်အချက်ပြလိုင်းများ၏လမ်းကြောင်းကို အကာအရံထားရှိရန် လိုအပ်သည်။ အကာအရံမရှိလျှင် သို့မဟုတ် အစိတ်အပိုင်းတစ်ခုမျှသာမရှိပါက၊ ၎င်းသည် EMI ယိုစိမ့်မှုကို ဖြစ်စေသည်။ အကာအရံရှိသော ဝါယာကြိုးအား 1000 မီလီမီတာတွင် အပေါက်တစ်ခုဖြင့် မြေစိုက်ရန် အကြံပြုထားသည်။

PCB သည် မြန်နှုန်းမြင့် analog input signal routing method နှင့် rules များကို ဒီဇိုင်းထုတ်သည်။

စည်းမျဉ်း 2- မြန်နှုန်းမြင့် အချက်ပြလမ်းကြောင်းကို ပိတ်ထားသော ကွင်းဆက်စည်းမျဉ်းများ

PCB ဘုတ်များ၏ သိပ်သည်းဆ တိုးလာခြင်းကြောင့် PCB LayOUT အင်ဂျင်နီယာ အများအပြားသည် အလွှာပေါင်းများစွာ PCB များကို လမ်းကြောင်းပေးသည့်အခါ အပိတ်-အလွှာ PCBs များကို လမ်းကြောင်းပေးသည့်အချိန်တွင် ကွင်းပိတ်ရလဒ်များ ထုတ်ပေးသည့် မြန်နှုန်းမြင့် အချက်ပြကွန်ရက်များကဲ့သို့သော မြန်နှုန်းမြင့် အချက်ပြကွန်ရက်များဖြစ်သည့် လမ်းကြောင်းပြောင်းခြင်းလုပ်ငန်းစဉ်တွင် အမှားအယွင်းများ ကျရောက်တတ်ပါသည်။ ထိုသို့သောအပိတ်ကွင်းတစ်ခု၏ရလဒ်အနေဖြင့် EMI ၏ဖြာထွက်ပြင်းထန်မှုကိုတိုးစေမည့် loop အင်တင်နာတစ်ခုထုတ်လုပ်မည်ဖြစ်သည်။

PCB သည် မြန်နှုန်းမြင့် analog input signal routing method နှင့် rules များကို ဒီဇိုင်းထုတ်သည်။

စည်းမျဉ်း 3- မြန်နှုန်းမြင့် အချက်ပြလမ်းကြောင်းဖွင့်ခြင်း ကွင်းဆက်စည်းမျဉ်းများ

စည်းမျဉ်း 2 တွင် မြန်နှုန်းမြင့် အချက်ပြမှုများ၏ အပိတ်ကွင်းသည် EMI ရောင်ခြည်ကို ဖြစ်စေသည်ဟု ဖော်ပြသော်လည်း အဖွင့်အဝိုင်းသည် EMI ရောင်ခြည်ကိုလည်း ဖြစ်စေသည်။

နာရီအချက်ပြမှုများကဲ့သို့သော မြန်နှုန်းမြင့်အချက်ပြကွန်ရက်များ၊ အဖွင့်ကွင်းဆက်ရလဒ်တစ်ခုထွက်ပေါ်လာသည်နှင့် EMI ရောင်ခြည်ဖြာထွက်မှုပြင်းထန်မှုကို တိုးမြင့်စေသည့် linear အင်တင်နာတစ်ခု ထုတ်လုပ်မည်ဖြစ်သည်။

PCB သည် မြန်နှုန်းမြင့် analog input signal routing method နှင့် rules များကို ဒီဇိုင်းထုတ်သည်။

စည်းမျဉ်း 4- မြန်နှုန်းမြင့်အချက်ပြမှု၏ ဝိသေသ impedance အဆက်ပြတ်မှု စည်းမျဉ်း

မြန်နှုန်းမြင့် အချက်ပြမှုများအတွက်၊ အလွှာများကြားတွင် ကူးပြောင်းသည့်အခါ လက္ခဏာရပ် impedance သည် အဆက်ပြတ်နေရမည်၊ မဟုတ်ပါက ၎င်းသည် EMI ဓါတ်တိုးလာမည်ဖြစ်သည်။ တစ်နည်းဆိုရသော် တူညီသောအလွှာ၏ ဝိုင်ယာကြိုး၏ အကျယ်သည် စဉ်ဆက်မပြတ်ရှိရမည်ဖြစ်ပြီး မတူညီသောအလွှာများ၏ ဝါယာကြိုးများ၏ impedance သည် စဉ်ဆက်မပြတ်ဖြစ်နေရမည်ဖြစ်သည်။

PCB သည် မြန်နှုန်းမြင့် analog input signal routing method နှင့် rules များကို ဒီဇိုင်းထုတ်သည်။

စည်းမျဉ်း 5- မြန်နှုန်းမြင့် PCB ဒီဇိုင်းအတွက် ဝါယာကြိုးလမ်းကြောင်း စည်းမျဉ်းများ

ကပ်လျက်အလွှာနှစ်ခုကြားရှိ ဝါယာကြိုးသည် ဒေါင်လိုက်ဝါယာကြိုး၏နိယာမကို လိုက်နာရမည်၊ သို့မဟုတ်ပါက ၎င်းသည် လိုင်းများကြား အပြန်အလှန်စကားပြောခြင်းကို ဖြစ်စေပြီး EMI ရောင်ခြည်ကို တိုးပွားစေသည်။

အတိုချုပ်အားဖြင့်၊ ကပ်လျက်ဝိုင်ယာအလွှာများသည် အလျားလိုက်နှင့် ဒေါင်လိုက်ဝါယာကြိုးများ လမ်းညွှန်ချက်များကို လိုက်နာကြပြီး ဒေါင်လိုက်ဝါယာကြိုးများသည် မျဉ်းများကြားရှိ crosstalk ကို ဖိနှိပ်နိုင်သည်။

PCB သည် မြန်နှုန်းမြင့် analog input signal routing method နှင့် rules များကို ဒီဇိုင်းထုတ်သည်။

စည်းမျဉ်း 6- မြန်နှုန်းမြင့် PCB ဒီဇိုင်းတွင် Topological ဖွဲ့စည်းပုံစည်းမျဉ်းများ

မြန်နှုန်းမြင့် PCB ဒီဇိုင်းတွင်၊ circuit board ၏ ဝိသေသ impedance ကိုထိန်းချုပ်ခြင်းနှင့် multi-load အခြေအနေများအောက်တွင် topological တည်ဆောက်ပုံဒီဇိုင်းသည် ထုတ်ကုန်၏အောင်မြင်မှု သို့မဟုတ် ကျရှုံးမှုကို တိုက်ရိုက်ဆုံးဖြတ်သည်။

ပုံတွင် Mhz အနည်းငယ်ဖြင့် အသုံးပြုသည့်အခါ ယေဘုယျအားဖြင့် အကျိုးရှိသော Daisy ကွင်းဆက် topology ကို ပြသထားသည်။ မြန်နှုန်းမြင့် PCB ဒီဇိုင်းတွင် အနောက်ဖက်ရှိ ကြယ်ပုံသဏ္ဌာန်တူသော ဖွဲ့စည်းပုံကို အသုံးပြုရန် အကြံပြုထားသည်။

PCB သည် မြန်နှုန်းမြင့် analog input signal routing method နှင့် rules များကို ဒီဇိုင်းထုတ်သည်။

စည်းမျဉ်း 7- ခြေရာကောက်အရှည်၏ ပဲ့တင်ထပ်ခြင်း စည်းမျဉ်း

အချက်ပြလိုင်း၏ အရှည်နှင့် အချက်ပြ၏ ကြိမ်နှုန်းသည် ပဲ့တင်ထပ်ခြင်း ရှိ၊ မရှိ စစ်ဆေးပါ၊ ဆိုလိုသည်မှာ ဝိုင်ယာကြိုး၏ အရှည်သည် အချက်ပြလှိုင်းအလျား 1/4 ၏ ကိန်းပြည့်အပွားဖြစ်သောအခါ၊ ဝိုင်ယာကြိုးသည် ပဲ့တင်ထပ်မည်ဖြစ်ပြီး ပဲ့တင်ထပ်သံသည် လျှပ်စစ်သံလိုက်လှိုင်းများကို ထုတ်လွှင့်ပေးမည်ဖြစ်သည်။ အနှောင့်အယှက်ဖြစ်စေသည်။