site logo

PCB සැලසුම් අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සහ නීති

PCB අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සැලසුම් කරන්න

The wider the line width, the stronger the anti-interference ability and the better the signal quality (the influence of skin effect). But at the same time, the requirement of 50Ω characteristic impedance must be guaranteed. Normal FR4 board, the surface line width 6MIL impedance is 50Ω. This obviously cannot meet the signal quality requirements of high-speed analog input, so we generally use hollowing out GND02 and let it refer to the ART03 layer. In this way, the differential signal can be counted as 12/10, and the single line can be counted as 18MIL. (Note that the line width exceeds 18MIL and then widening is meaningless)

ipcb

PCB සැලසුම් අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සහ නීති

රූපයේ හරිත වර්ණයෙන් උද්දීපනය කර ඇති CLINE යනු ART03 ස්ථරයේ තනි පේළියේ සහ අවකල අධිවේගී ප්‍රතිසම ආදානයයි. එසේ කරන අතරතුර, සමහර විස්තර සමඟ කටයුතු කළ යුතුය:

(1) ඉහත රූපයේ දැක්වෙන පරිදි, TOP ස්ථරයේ සමාකරණ කොටස ඇසුරුම් කළ යුතුය. බිම තඹ සිට ඇනලොග් ආදාන CLINE දක්වා ඇති දුර 3W විය යුතු බව සටහන් කළ යුතුය, එනම් AIRGAP තඹ කෙළවරේ සිට CLINE දක්වා රේඛාවේ පළල මෙන් දෙගුණයක් වේ. සමහර විද්‍යුත් චුම්භක න්‍යායික ගණනය කිරීම් සහ සමාකරණවලට අනුව, PCB හි සංඥා රේඛාවල චුම්බක ක්ෂේත්‍රය සහ විද්‍යුත් ක්ෂේත්‍රය ප්‍රධාන වශයෙන් 3W පරාසය තුළ බෙදා හැරේ. (වටපිටාවේ සංඥා වලින් ශබ්ද බාධාව 1% ට වඩා අඩු හෝ සමාන වේ).

(2) The GND copper of the positive layer of the analog area also needs to be isolated from the surrounding digital area, that is, all layers are isolated.

(3) GND02 හි සිදුරු කිරීම සඳහා, අපි සාමාන්‍යයෙන් මෙම ප්‍රදේශය සියල්ලම හිස් කරන්නෙමු, එබැවින් මෙහෙයුම සාපේක්ෂව සරල වන අතර කිසිදු ගැටළුවක් නොමැත. නමුත් විස්තර සලකා බැලීමෙන් හෝ වඩා හොඳ කිරීම සඳහා, අපට ඇනලොග් ආදාන රැහැන් කොටස පමණක් හිස් කළ හැකිය, ඇත්ත වශයෙන්ම, TOP ස්ථරයට සමාන, 3W ප්‍රදේශය. මෙමගින් සංඥා ගුණාත්මකභාවය සහ පුවරුවේ සමතලා බව සහතික කළ හැක. සැකසීමේ ප්රතිඵලය පහත පරිදි වේ:

PCB සැලසුම් අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සහ නීති

In this way, the return path of the high-speed analog input signal can be quickly reflowed on the GND02 layer. That is, the simulated ground return path becomes shorter.

(4) ප්‍රතිසම සංඥාව ඉක්මනින් ආපසු ගලා ඒම සඳහා අධිවේගී ප්‍රතිසම සංඥාව වටා GND හරහා විශාල සංඛ්‍යාවක් අක්‍රමවත් ලෙස සිදුරු කරන්න. එය ශබ්දය අවශෝෂණය කිරීමට ද හැකිය.

PCB design high-speed analog input signal routing rules

Rule 1: High-speed PCB signal routing shielding rules In high-speed PCB design, the routing of key high-speed signal lines such as clocks needs to be shielded. If there is no shield or only part of it, it will cause EMI leakage. It is recommended that the shielded wire be grounded with a hole per 1000 mil.

PCB සැලසුම් අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සහ නීති

Rule 2: High-speed signal routing closed-loop rules

Due to the increasing density of PCB boards, many PCB LAYOUT engineers are prone to a mistake in the process of routing, that is, high-speed signal networks such as clock signals, which produce closed-loop results when routing multi-layer PCBs. As a result of such a closed loop, a loop antenna will be produced, which will increase the radiated intensity of EMI.

PCB සැලසුම් අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සහ නීති

Rule 3: High-speed signal routing open loop rules

Rule 2 mentions that the closed loop of high-speed signals will cause EMI radiation, but the open loop will also cause EMI radiation.

ඔරලෝසු සංඥා වැනි අධිවේගී සංඥා ජාල, බහු ස්ථර PCB යවන විට විවෘත ලූප ප්‍රතිඵලයක් සිදු වූ විට, රේඛීය ඇන්ටනාවක් නිපදවනු ඇත, එය EMI විකිරණ තීව්‍රතාවය වැඩි කරයි.

PCB සැලසුම් අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සහ නීති

Rule 4: Characteristic impedance continuity rule of high-speed signal

For high-speed signals, the characteristic impedance must be continuity when switching between layers, otherwise it will increase EMI radiation. In other words, the width of the wiring of the same layer must be continuous, and the impedance of the wiring of different layers must be continuous.

PCB සැලසුම් අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සහ නීති

Rule 5: Wiring direction rules for high-speed PCB design

The wiring between two adjacent layers must follow the principle of vertical wiring, otherwise it will cause crosstalk between the lines and increase EMI radiation.

In short, the adjacent wiring layers follow the horizontal and vertical wiring directions, and the vertical wiring can suppress the crosstalk between the lines.

PCB සැලසුම් අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සහ නීති

Rule 6: Topological structure rules in high-speed PCB design

In high-speed PCB design, the control of the characteristic impedance of the circuit board and the design of the topological structure under multi-load conditions directly determine the success or failure of the product.

The figure shows a daisy chain topology, which is generally beneficial when used in a few Mhz. It is recommended to use a star-shaped symmetrical structure on the back end in high-speed PCB design.

PCB සැලසුම් අධිවේගී ඇනලොග් ආදාන සංඥා මාර්ගගත කිරීමේ ක්‍රමය සහ නීති

Rule 7: Resonance rule of trace length

සංඥා රේඛාවේ දිග සහ සංඥාවේ සංඛ්‍යාතය අනුනාදයක් වේද යන්න පරීක්ෂා කරන්න, එනම් රැහැන්වල දිග සංඥා තරංග ආයාමය 1/4 න් පූර්ණ සංඛ්‍යා ගුණාකාරයක් වන විට, රැහැන් අනුනාද වන අතර අනුනාදයෙන් විද්‍යුත් චුම්භක තරංග විකිරණය වේ. සහ බාධා ඇති කරයි.