PCB Board Design muss Informatioun a Basisprozess ubidden

PCB Verwaltungsrot Design brauch Informatioun ze liwweren:

(1) Schematesch Diagramm: e komplette elektronesche Dokumentformat dat déi richteg Netlist (Netlist) generéiere kann;

(2) Mechanesch Gréisst: fir d’Identifikatioun vun der spezifescher Positioun a Richtung vum Positionéierungsapparat ze bidden, souwéi d’Identifikatioun vum spezifesche Héichtlimit Positiounsberäich;

(3) BOM Lëscht: et bestëmmt a kontrolléiert haaptsächlech déi spezifizéiert Packageinformatioun vun der Ausrüstung um schemateschen Diagramm;

(4) Kabelleitung: Beschreiwung vu spezifesche Viraussetzunge fir spezifesch Signaler, souwéi Impedanz, Laminéierung an aner Designfuerderunge.

ipcb

De Basisdesignprozess vu PCB Board ass wéi follegt:

Preparéieren – & GT; PCB Struktur Design – & GT; PCB Layout – & GT; Wiring – & GT; Routing Optimiséierung an Écran -> Netzwierk an DRC Inspektiounen a Strukturinspektiounen -> PCB Verwaltungsrot.

1: Virleefeg Virbereedung

1) Dëst beinhalt d’Virbereedung vun Komponentbibliothéiken a Schematiken. “Wann Dir eppes Guddes maache wëllt, musst Dir Är Tools als éischt schneiden.” Fir e gudde Board ze bauen, nieft dem Design vun de Prinzipien, musst Dir gutt zéien. Ier Dir mam PCB Design weidergeet, musst Dir als éischt d’schematesch SCH Komponentbibliothéik an d’PCB Komponentbibliothéik virbereeden (dëst ass den éischte Schrëtt – ganz wichteg). Komponentbibliothéike kënne Bibliothéike benotzen, déi mam Protel kommen, awer et ass dacks schwéier déi richteg ze fannen. Et ass am Beschten Är eege Komponentbibliothéik ze bauen baséiert op Standardgréisst Daten fir Ären ausgewielten Apparat.

Am Prinzip exekutéiert d’Componentbibliothéik vun der PCB als éischt, an dann d’Sch. PCB Komponentbibliothéik huet héich Ufuerderung, wat direkt d’PCB Installatioun beaflosst. D’SCH Komponentbibliothéik ass relativ entspaant, soulaang wéi Dir virsiichteg sidd fir Pinattributer ze definéieren an hir Korrespondenz mat PCB Komponenten.

PS: Notéiert déi verstoppte Pins an der Standardbibliothéik. Da kënnt de schemateschen Design, a wann et fäerdeg ass, kann de PCB Design ufänken.

2) Wann Dir déi schematesch Bibliothéik maacht, bemierkt ob d’Pins mat dem Output/Output PCB Board verbonne sinn a kontrolléiert d’Bibliothéik.

2. PCB Struktur Design

Dëse Schrëtt zitt d’PCB Uewerfläch am PCB Design Ëmfeld no de bestëmmte Boarddimensiounen a verschidde mechanesche Positiounen, a plazéiert déi erfuerderlech Stecker, Knäpper/Schalteren, Nixie Réier, Indikatoren, Inputen an Ausgänge no de Positionéierungsufuerderungen. , Schraube Lach, Installatiounslach, asw., Betruecht a bestëmmen wiring Beräich an Net-wiring Beräich (wéi den Ëmfang vum Schraube Lach ass non-wiring Beräich).

Besonnesch Opmierksamkeet sollt op déi tatsächlech Gréisst (besat Beräich an Héicht) vun de Bezuelkomponente bezuelt ginn, déi relativ Positioun tëscht Komponenten – d’Gréisst vum Raum, an d’Uewerfläch op där d’Ausrüstung gesat ass fir d’elektresch Leeschtung vum Circuit Board ze garantéieren . Wärend d’Machbarkeet an d’Bequemlechkeet vun der Produktioun an der Installatioun garantéieren, solle passend Ännerunge vun der Ausrüstung gemaach ginn fir se propper ze halen wärend datt déi uewe genannte Prinzipien reflektéiert ginn. Wann dee selwechten Apparat propper an an der selwechter Richtung gesat gëtt, kann en net gesat ginn. Et ass e Patchwork.

3. D’PCB Layout

1) Gitt sécher datt de schemateschen Diagramm richteg ass virum Layout – dëst ass ganz wichteg! — ass ganz wichteg!

Schematescht Diagramm ass ofgeschloss. Préift Artikele sinn: Stroumnetz, Buedemnetz, asw.

2) De Layout sollt Opmierksamkeet op d’Placement vun Uewerflächenausrüstung oppassen (besonnesch Plug-ins, etc.) an d’Placement vun Ausrüstung (vertikal agebaut horizontal oder vertikal Plazéierung), fir d’Machbarkeet an d’Bequemlechkeet vun der Installatioun ze garantéieren.

3) Place den Apparat op de Circuit Board mat wäisse Layout. Zu dësem Zäitpunkt, wann all déi uewe genannte Virbereedunge fäerdeg sinn, kënnt Dir en Netzdësch generéieren (design-gt; CreateNetlist), an importéiert dann den Netzwierkstabell (Design-> LoadNets) op der PCB. Ech gesinn de komplette Gerätstack, mat fliegenden Drot prompt Verbindungen tëscht Pinzen, an dann Apparat Layout.

De Gesamtlayout baséiert op de folgende Prinzipien:

Am Layout wann ech leien, sollt Dir d’Uewerfläch bestëmmen op där den Apparat plazéiert gëtt: allgemeng solle Patcher op der selwechter Säit gesat ginn, a Plug-ins solle no Spezifizitéite sichen.

1) Laut der raisonnabeler Divisioun vun der elektrescher Leeschtung, allgemeng opgedeelt op: Digital Circuit Beräich (Interferenz, Interferenz), Analog Circuit Area (Angscht virun Interferenz), Power Drive Area (Interferenzquell);

2) Circuiten mat der selwechter Funktioun solle sou no wéi méiglech plazéiert ginn, a Komponente solle ugepasst ginn fir déi einfachst Verbindung ze garantéieren; Zur selwechter Zäit passt d’relativ Positioun tëscht de Funktiounsblocken un, sou datt d’Verbindung tëscht de Funktiounsblocken déi präzisst ass;

3) Fir qualitativ héichwäerteg Deeler soll d’Installatiounspositioun an d’Installatiounsintensitéit berécksiichtegt ginn;Heizelementer solle getrennt vun Temperaturempfindlechen Elementer plazéiert ginn an, wann néideg, thermesch Konvektiounsmoossname solle berécksiichtegt ginn;

5) Den Auergenerator (zB Kristall oder Auer) sollt sou no wéi méiglech mam Apparat mat der Auer sinn;

6) Layoutfuerderunge solle equilibréiert, schaarf an uerdentlech sinn, net uewen-schwéier oder ënnerzegoen.

4. D’Verdrahtung

Wiring ass dee wichtegste Prozess am PCB Design. Dëst wäert d’Performance vum PCB direkt beaflossen. Am PCB Design huet d’Verdeelung allgemeng dräi Divisiounsniveauen: déi éischt ass d’Verbindung, an dann déi elementarst Ufuerderunge vum PCB Design. Wann keng Drot geluecht gëtt an d’Draht flitt, da wäert et e substandard Board sinn. Et ass sécher ze soen datt et nach net ugefaang huet. Déi zweet ass elektresch Leeschtung Zefriddenheet. Dëst ass eng Mooss fir de Konformitéitsindex vum gedréckte Circuit Board. Dëst ass ugeschloss no virsiichteg Upassung vun de Kabelen fir eng optimal elektresch Leeschtung z’erreechen, gefollegt vun Ästhetik. Wann Är Drot ugeschloss ass, da gëtt et keng Plaz fir d’elektresch Leeschtung ze beaflossen, awer am fréiere Bléck sinn et vill hell, faarweg, dann wéi gutt Är elektresch Leeschtung, an den Ae vun aneren ass ëmmer nach e Müllstéck . Dëst bréngt grouss Onbequemlechkeet fir Testen an Ënnerhalt. Kabelen solle propper an eenheetlech sinn, ouni Reegelen a Reglementer. Dës musse erreecht ginn wärend elektresch Leeschtung an aner personaliséiert Ufuerderunge garantéiert ginn.

Kabelen ginn no de folgende Prinzipien duerchgefouert:

1) Ënner normalen Ëmstänn, soll de Stroumkabel a Buedemdrot als éischt kabelt ginn fir d’elektresch Leeschtung vum Circuit Board ze garantéieren. Bannent dëse Bedéngungen, probéiert d’Muechtversuergung an de Buedemdrotbreet ze vergréisseren. Grondkabel si besser wéi Stroumkabelen. Hir Relatioun ass: Gronddraht> D’Netzkabel & GT; Signal Linnen. Generell ass d’Signallinnebreet 0.2 ~ 0.3mm. Déi dënnste Breet kann 0.05 ~ 0.07 mm erreechen, an d’Netzkabel ass allgemeng 1.2 ~ 2.5 mm. Fir digital PCBS kann e breede Buedemdrot benotzt gi fir Schläifen fir d’Grondnetz ze bilden (analog Buedemung kann net sou benotzt ginn);

2) Virveraarbechtung vu méi héije Viraussetzungen (sou wéi Héichfrequenzlinn), Input- an Ausgangskanten solle benodeelend Parallel vermeiden, fir Reflexiounsstéierungen ze vermeiden. Wann néideg, gekoppelt mam Buedem, sollten zwee ugrenzend Schichten vun de Kabelen senkrecht matenee sinn, parallel ufälleg fir parasitär Kupplung;

3) D’Oscillatorgehäuse ass Buedem, an d’Auerlinn sollt sou kuerz wéi méiglech sinn a kann néierens zitéiert ginn. Ënnert dem Auer Oszillatiounskrees soll de speziellen Héichgeschwindeg Logik Circuit Deel d’Grondgebitt erhéijen, soll keng aner Signallinnen benotzen, fir d’Ëmgéigend elektrescht Feld no bei Null ze maachen;

4) Benotzt 45 ° Polyline sou wäit wéi méiglech, benotzt keng 90 ° Polyline fir d’Stralung vum Héichfrequenz Signal ze reduzéieren; (Héichlinn ass noutwendeg fir Duebelbogen ze benotzen);

5) Loosst keng Signallinnen. Wann onvermeidbar, Loop sollt sou kleng wéi méiglech sinn; D’Zuel vun Duerchgäng fir Signalkabelen sollt sou kleng wéi méiglech sinn.

6) D’Schlëssellinn sollt sou kuerz an déck wéi méiglech sinn, a Schutz sollt op béide Säiten derbäigesat ginn;

7) Wann Dir sensibel Signaler a Kaméidi Feld Signaler iwwer flaach Kabele weiderginn, solle se duerch “Buedem Signal – Buedemdrot” extrahéiert ginn;

8) Schlësselsignaler solle fir Testpunkte reservéiert ginn fir Debugging, Produktioun an Ënnerhaltstest ze erliichteren;

9) Nodeems d’schematesch Drot fäerdeg ass, solle d’Verdeelung optimiséiert ginn. Zur selwechter Zäit, nodeems den initialen Netzwierkprüfung an DRC Check richteg sinn, gëtt de Buedem vum Wireless -Beräich gemaach, an eng grouss Kuperschicht gëtt als Buedem benotzt, an e gedréckte Circuit Board gëtt benotzt. Net benotzte Beräicher si mam Buedem als Buedem verbonnen. Oder maacht e Multi-Layer Board, Stroumversuergung, Buedemung jidderengem verantwortlech fir eng Schicht.

5. Dobäizemaachen Tréinen

Eng Tréin ass eng drippend Verbindung tëscht engem Pad an enger Linn oder tëscht enger Linn an engem Guidegat. Den Zweck vum Tréine ass de Kontakt tëscht dem Drot an dem Pad ze vermeiden oder tëscht dem Drot an dem Guide Lach wann de Board eng grouss Kraaft ausgesat ass. Zousätzlech kënnen ofgetrennt, Tréine Astellunge d’PCB Board méi schéin ausgesinn.

Am Circuit Board Design, fir de Pad méi staark ze maachen an d’mechanesch Platte, d’Schweisspad a Schweißdrot tëscht der Fraktur ze vermeiden, gëtt d’Schweißblech an den Drot normalerweis opgestallt tëscht dem Iwwergangsstrooss Kupferfilm, a Form wéi Tréinen, sou datt et ass normalerweis Tréinen genannt.

6. Am Tour ass den éischte Scheck fir op Keepout Schichten, Uewen Schicht, Ënnen Uewer Iwwerlagerung an Ënnen Iwwerlager ze kucken.

7. Elektresch Regelcheck: duerch Lach (0 duerch Lach – ganz onheemlech; 0.8 Grenz), egal ob et e gebrachent Gitter ass, Mindestabstand (10mil), Kuerzschluss (all Parameter een nom aneren analyséiert)

8. Kontrolléiert Stroumkabelen a Buedemkabelen – Amëschung. (Filterkapazitanz sollt no beim Chip sinn)

9. Nom Ofschloss vun der PCB, luet den Netzwierkmarker nei fir z’iwwerpréiwen ob d’Netlist geännert gouf – et funktionnéiert gutt.

10. Nom PCB Ofschloss, préift de Circuit vun der Kärausrüstung fir d’Genauegkeet ze garantéieren.