Apa aturan EMI kanggo desain PCB kanthi kecepatan dhuwur?

PCB kanthi kacepetan dhuwur kanggo ngrampungake. Mangkene sangang aturan:

Aturan 1: Aturan tameng peruteyan sinyal kecepatan tinggi

Ing desain PCB kacepetan dhuwur, garis sinyal kacepetan dhuwur kayata jam kudu dilindhungi. Yen ora dilindhungi utawa mung dilindhungi sebagian, EMI bakal nyebabake bocor. Disaranake supaya kabel sing dilindhungi dilatih kanggo dibor saben 1000 juta.

ipcb

Aturan 2: aturan nuntun daur ulang kanggo sinyal kacepetan dhuwur

Aturan nuntun loop tertutup kanggo sinyal kacepetan dhuwur

Apa aturan EMI kanggo desain PCB kanthi kecepatan dhuwur

Aturan nuntun loop tertutup kanggo sinyal kacepetan dhuwur

Amarga nambah kepadatan papan PCB, akeh insinyur PCB LAYOUT sing gampang nggawe kesalahan nalika proses kabel. Kanthi tembung liyane, jaringan sinyal kacepetan dhuwur kayata sinyal jam ngasilake asil loop nalika kabel PCB multi-lapisan. Hasil loop tertutup kasebut bakal ngasilake antena dering lan nambah intensitas radiasi EMI.

ipcb

Aturan 3: aturan nuntun loop mbukak kanggo sinyal kacepetan dhuwur

Aturan perutean loop mbukak kanggo sinyal kacepetan dhuwur

Apa aturan EMI kanggo desain PCB kanthi kecepatan dhuwur

Aturan perutean loop mbukak kanggo sinyal kacepetan dhuwur

Aturan 2 nyebutake yen loop tertutup sinyal kecepatan tinggi bakal nyebabake radiasi EMI, dene loop terbuka uga bakal nyebabake radiasi EMI.

Ing jaringan sinyal kacepetan dhuwur, kayata sinyal jam, yen asil loop terbuka digawe ing dalan PCB multi-lapisan, antena linier bakal digawe lan intensitas radiasi EMI bakal ditambah.

Aturan 4: aturan kontinuitas impedansi karakteristik kanggo sinyal kacepetan dhuwur

Aturan kelanjutan impedansi karakteristik kanggo sinyal kacepetan dhuwur

Apa aturan EMI kanggo desain PCB kanthi kecepatan dhuwur

Aturan kelanjutan impedansi karakteristik kanggo sinyal kacepetan dhuwur

Kanggo sinyal kacepetan dhuwur, kesinambungan impedansi karakteristik kudu dipesthekake nalika ngalih ing antarane lapisan; yen ora, radiasi EMI bakal ditambah. Yaiku, jembaré kabel lapisan sing padha kudu terus-terusan, lan impedansi kabel saka lapisan sing beda kudu terus-terusan.

Aturan 5: aturan arah nuntun kanggo desain PCB kanthi kecepatan dhuwur

Aturan kelanjutan impedansi karakteristik kanggo sinyal kacepetan dhuwur

Apa aturan EMI kanggo desain PCB kanthi kecepatan dhuwur

Kabel ing antarane rong lapisan jejer kudu diarahake kanthi vertikal. Yen ora, crosstalk bisa uga ana lan radiasi EMI bisa saya tambah. Cekakipun, lapisan kabel jejer ngetutake arah kabel horisontal, horisontal lan vertikal, lan kabel vertikal bisa nahan crosstalk ing antarane garis.

Aturan 6: Aturan topologi ing desain PCB kanthi kecepatan dhuwur

Apa aturan EMI kanggo desain PCB kanthi kecepatan dhuwur

Aturan kelanjutan impedansi karakteristik kanggo sinyal kacepetan dhuwur

Ing desain PCB kanthi kecepatan tinggi, kontrol impedansi karakteristik papan sirkuit lan desain struktur topologis kanthi multi-beban langsung nemtokake sukses utawa kegagalan produk.

Topologi rantai Daisy ditampilake ing gambar, sing umume ono gunane kanggo sawetara Mhz. Disaranake nggunakake struktur simetris lintang ing sisih mburi kanthi desain PCB kanthi kecepatan dhuwur.

Aturan 7: Aturan résonansi dawa garis

Aturan résonansi dawa garis

Apa aturan EMI kanggo desain PCB kanthi kecepatan dhuwur

Aturan résonansi dawa garis

Priksa manawa dawa garis sinyal lan frekuensi sinyal kasebut kalebu resonansi, yaiku yen dawa kabel yaiku kaping wilangane gelombang gelombang 1/4, kabel iki bakal ngasilake résonansi, lan resonansi bakal nularake gelombang elektromagnetik, ngasilake interferensi.

Aturan 8: Aturan jalur arus balik

Aturan jalur backflow

Apa aturan EMI kanggo desain PCB kanthi kecepatan dhuwur

Aturan jalur backflow

Kabeh sinyal kacepetan dhuwur kudu duwe jalur arus balik sing apik. Minimalake jalur arus balik saka sinyal kacepetan dhuwur kayata jam. Yen ora, radiasi bakal saya akeh, lan jumlah radiasi sebanding karo area sing diubengi jalur sinyal lan jalur backflow.

Aturan 9: Aturan penempatan kapasitor decoupling piranti

Aturan kanggo nyelehake kapasitor decoupling piranti

Apa aturan EMI kanggo desain PCB kanthi kecepatan dhuwur

Aturan kanggo nyelehake kapasitor decoupling piranti

Lokasi kapasitor decoupling penting banget. Penempatan sing ora bener ora bisa ngasilake efek saka decoupling. Intine yaiku: cedhak pin power supply, lan kabel pasokan listrik kapasitor lan lemah sing diubengi area paling cilik.