Senk direktiv PCB Design ki konsèpteur PCB yo dwe aprann

Nan kòmansman nouvo konsepsyon an, pi fò nan tan an te pase sou konsepsyon sikwi ak seleksyon eleman, ak la Pkb Layout ak etap fil elektrik souvan pa te konsidere complète akòz mank de eksperyans. Si ou pa konsakre ase tan ak efò nan Layout PCB la ak faz routage nan konsepsyon an ka rezilta nan pwoblèm nan etap fabrikasyon an oswa domaj fonksyonèl lè konsepsyon an tranzisyon soti nan domèn dijital la nan reyalite fizik la. Se konsa, sa ki kle nan desine yon tablo sikwi ki se natif natal tou de sou papye ak nan fòm fizik? Ann eksplore senk tèt direktiv konsepsyon PCB yo pou konnen lè y ap desine yon fabrike, fonksyonèl PCB.

ipcb

1 – Fine melodi Layout eleman ou an

Faz plasman eleman nan pwosesis Layout PCB la se tou de yon syans ak yon atizay, ki egzije konsiderasyon estratejik nan eleman prensipal ki disponib sou tablo a. Pandan ke pwosesis sa a ka difisil, fason ou mete elektwonik la ap detèmine ki jan fasil li se fabrike tablo ou a ak kouman li satisfè kondisyon konsepsyon orijinal ou.

Pandan ke gen yon lòd jeneral jeneral pou plasman eleman, tankou sekans plasman nan konektè, PCB aliye konpozan, sikwi pouvwa, sikwi presizyon, sikwi kritik, elatriye, genyen tou kèk direktiv espesifik kenbe nan tèt ou, ki gen ladan:

Oryantasyon – Asire ke eleman ki sanble yo pozisyone nan menm direksyon an pral ede reyalize yon pwosesis soude efikas ak erè-gratis.

Plasman – Evite mete pi piti konpozan dèyè pi gwo konpozan kote yo ka afekte pa soudaj nan pi gwo konpozan.

Organizationganizasyon – Li rekòmande ke tout sifas mòn (SMT) konpozan dwe mete sou bò a menm nan tablo a ak tout nan-twou (TH) konpozan dwe mete sou tèt tablo a pou misyon pou minimize etap asanble.

Yon gid final konsepsyon PCB – lè w ap itilize konpozan teknoloji melanje (nan twou ak sifas-mòn konpozan), manifakti a ka mande pou pwosesis adisyonèl yo rasanble tablo a, ki pral ajoute nan pri an jeneral ou.

Bon oryantasyon eleman chip (agoch) ak move oryantasyon eleman chip (adwat)

Bon plasman eleman (agoch) ak move eleman plasman (adwat)

No 2 – Bon plasman nan pouvwa, baz ak fil siyal

Apre ou fin mete eleman yo, ou ka mete ekipman pou pouvwa a, baz, ak fil elektrik siyal pou asire ke siyal ou a gen yon chemen pwòp, san pwoblèm. Nan etap sa a nan pwosesis la Layout, kenbe direktiv sa yo nan tèt ou:

Jwenn ekipman pou pouvwa a ak kouch avyon baz

Li toujou rekòmande ke ekipman pou pouvwa a ak kouch avyon tè yo mete andedan tablo a pandan ke yo te simetrik ak santre. Sa a ede anpeche tablo sikwi ou a koube, ki enpòtan tou si eleman ou yo pozisyone kòrèkteman. Pou alimante IC la, li rekòmande yo sèvi ak yon chanèl komen pou chak ekipman pou pouvwa, asire yon kabinè avoka ki estab ak lajè, epi evite aparèy-a-aparèy koneksyon Daisy chèn pouvwa.

Câbles siyal yo konekte nan câbles

Next, konekte liy lan siyal dapre desen an nan dyagram nan schematic. Li rekòmande pou toujou pran chemen ki pi kout posib ak chemen dirèk ant konpozan yo. Si eleman ou yo bezwen pozisyone orizontal san patipri, li rekòmande ke ou fondamantalman fil eleman yo nan tablo a orizontal kote yo soti nan fil la ak Lè sa a, vètikal fil yo apre yo fin soti nan fil la. Sa a pral kenbe eleman an nan pozisyon orizontal kòm soude a imigre pandan soude. Jan yo montre nan mwatye siperyè figi ki anba a. Fil kouran siyal yo montre nan pati ki pi ba nan figi a ka lakòz devyasyon eleman kòm soude a ap koule pandan soude.

Rekòmande fil elektrik (flèch endike direksyon koule soude)

Fil elektrik rekòmande (flèch endike direksyon koule soude)

Defini lajè rezo a

Konsepsyon ou ka mande pou rezo diferan ki pral pote kouran divès kalite, ki pral detèmine lajè rezo yo mande yo. Lè ou konsidere egzijans debaz sa a, li rekòmande pou bay 0.010 “(10mil) lajè pou siyal aktyèl ki ba analòg ak dijital. Lè liy ou ye kounye a depase 0.3 ampèr, li ta dwe elaji. Isit la nan yon kalkilatris lajè liy gratis fè pwosesis la konvèsyon fasil.

Nimewo twa. – Karantèn efikas

Ou te pwobableman gen eksperyans ki jan gwo vòltaj ak Spikes aktyèl nan sikwi ekipman pou pouvwa ka entèfere ak sikwi ki ba-vòltaj ou aktyèl kontwòl. Pou minimize pwoblèm entèferans sa yo, swiv direktiv sa yo:

Izolasyon – Asire ke chak sous pouvwa kenbe separe de sous la pouvwa ak sous kontwòl. Si ou dwe konekte yo ansanm nan PCB la, asire w ke li se tankou fèmen nan fen a nan chemen an pouvwa ke posib.

Layout – Si ou te mete yon avyon tè nan kouch nan mitan, asire w ke ou mete yon chemen enpedans ti diminye risk pou yo nenpòt ki entèferans sikwi pouvwa ak ede pwoteje siyal kontwòl ou. Gid yo menm ka swiv kenbe dijital ak analòg ou separe.

Kouple – Pou diminye kapasitif akoupleman akòz mete avyon tè gwo ak fil elektrik pi wo a ak anba yo, eseye travèse simulation tè sèlman nan liy siyal analòg.

Egzanp izolasyon eleman (dijital ak analòg)

No.4 – Rezoud pwoblèm nan chalè

Èske w te janm gen sikwi degradasyon pèfòmans oswa menm domaj tablo sikwi akòz pwoblèm chalè? Paske pa gen okenn konsiderasyon de dissipation chalè, te gen anpil pwoblèm plaging anpil konsèpteur. Men kèk gid pou kenbe nan tèt ou pou ede rezoud pwoblèm dissipation chalè:

Idantifye konpozan anbarasman

Premye etap la se kòmanse reflechi sou ki eleman ki pral gaye chalè ki pi nan tablo an. Sa a ka fè pa premye jwenn nivo nan “rezistans tèmik” nan fèy done eleman an ak Lè sa a, swiv direktiv yo sijere yo transfere chalè a pwodwi. Natirèlman, ou ka ajoute radyatè ak fanatik refwadisman kenbe eleman fre, epi sonje kenbe eleman kritik lwen nenpòt ki sous chalè segondè.

Add kousinen lè cho

Anplis de sa nan kousinen lè cho trè itil pou tablo sikwi fabrike yo, yo esansyèl pou eleman kontni kwiv segondè ak aplikasyon pou soude vag sou tablo sikwi multikouch. Paske nan difikilte pou kenbe tanperati pwosesis la, li toujou rekòmande yo sèvi ak kousinen lè cho sou-twou konpozan fè pwosesis la soude kòm senp ke posib pa ralanti vitès la nan dissipation chalè nan broch yo nan eleman yo.

Kòm yon règ jeneral, toujou konekte nenpòt nan-twou oswa nan-twou ki konekte nan tè a oswa avyon pouvwa lè l sèvi avèk yon pad lè cho. Anplis de sa nan kousinen lè cho, ou ka ajoute tou gout dlo nan ki kote liy lan koneksyon pad bay plis papye kòb kwiv mete / sipò metal. Sa ap ede diminye estrès mekanik ak tèmik.

Tipik koneksyon pad lè cho

Syans cho lè pad:

Anpil enjenyè ki an chaj Pwosesis oswa SMT nan yon faktori souvan rankontre espontane enèji elektrik, tankou domaj tablo elektrik tankou espontane vid, de-mouye, oswa mouye frèt. Pa gen pwoblèm ki jan yo chanje kondisyon yo pwosesis oswa reflow tanperati soude gwo founo dife ki jan yo ajiste, gen yon pwopòsyon sèten nan fèblan pa ka soude. Ki sa ki lanfè a ap pase isit la?

Byen apa de eleman yo ak tablo sikwi oksidasyon pwoblèm, mennen ankèt sou retounen li yo apre yo fin yon pati trè gwo nan soude ki deja egziste move a aktyèlman soti nan tablo a sikwi fil elektrik (Layout) konsepsyon ki manke, ak youn nan pi komen an se sou eleman ki nan yon sèten pye soude ki konekte ak fèy kwiv la nan gwo zòn, eleman sa yo apre reflow soude soude pye soude, Gen kèk konpozan soude men ki ka lakòz tou fo soude oswa pwoblèm CLADDING akòz sitiyasyon ki sanble, ak kèk menm fail soude eleman yo paske yo te twò lontan chofaj.

Jeneral PCB nan konsepsyon sikwi a souvan bezwen mete yon gwo zòn nan fèy kwiv kòm ekipman pou pouvwa (Vcc, Vdd oswa Vss) ak Ground (GND, Ground). Sa yo gwo zòn nan FOIL kwiv yo anjeneral dirèkteman konekte nan kèk sikwi kontwòl (ICS) ak broch nan eleman elektwonik.

Malerezman, si nou vle chofe gwo zòn sa yo nan FOIL kwiv nan tanperati a nan k ap fonn fèblan, li anjeneral pran plis tan pase kousinen endividyèl (chofaj se pi dousman), ak dissipation nan chalè se pi vit. Lè yon fen tankou yon gwo fil kwiv fil elektrik ki konekte ak ti eleman tankou ti rezistans ak ti kapasite, ak fen nan lòt se pa, li fasil soude pwoblèm paske nan enkonsistans nan fonn fèblan ak tan solidifikasyon; Si koub tanperati a nan soude reflow pa ajiste byen, ak tan an prechofe se ensifizan, pye yo soude nan eleman sa yo ki konekte nan FOIL gwo kòb kwiv mete yo fasil lakòz pwoblèm nan nan soude vityèl paske yo pa ka rive jwenn tanperati a fèblan fonn.

Pandan soude men, jwenti yo soude nan eleman ki konekte nan gwo fèy kwiv pral gaye twò vit ranpli nan tan ki nesesè yo. Domaj ki pi komen yo se soudaj ak soudaj vityèl, kote soude se sèlman soude ak PIN nan eleman an epi yo pa konekte ak pad la nan tablo a sikwi. Soti nan aparans la, jwenti a soude tout pral fòme yon boul; Ki sa ki pi plis, operatè a yo nan lòd yo soude pye yo soude sou tablo a sikwi ak toujou ap ogmante tanperati a nan fè a soude, oswa chofaj pou twò lontan, se konsa ke eleman yo depase tanperati a rezistans chalè ak domaj san yo pa konnen li. Jan yo montre nan figi ki anba a.

Depi nou konnen pwen pwoblèm lan, nou ka rezoud pwoblèm nan. Anjeneral, nou mande pou sa yo rele konsepsyon an sekou tèmik pad yo rezoud pwoblèm nan soude ki te koze pa pye yo soude nan gwo fèy kòb kwiv mete eleman konekte. Jan yo montre nan figi ki anba a, fil elektrik la sou bò gòch la pa itilize pad lè cho, pandan y ap fil elektrik la sou bò dwat la te adopte koneksyon pad lè cho. Li ka wè ke gen sèlman kèk ti liy nan zòn nan kontak ant pad la ak gwo FOIL kwiv, sa ki ka anpil limite pèt la nan tanperati sou pad la ak reyalize pi bon efè soude.

No 5 – Tcheke travay ou

Li fasil yo santi yo akable nan fen yon pwojè konsepsyon lè w ap huffing ak soufle tout moso yo ansanm. Se poutèt sa, doub ak trip tcheke efò konsepsyon ou nan etap sa a ka vle di diferans ki genyen ant siksè fabrikasyon ak echèk.

Pou ede konplete pwosesis kontwòl kalite a, nou toujou rekòmande ke ou kòmanse ak yon chèk Règleman elektrik (ERC) ak konsepsyon chèk Règleman (DRC) pou verifye ke konsepsyon ou konplètman satisfè tout règ ak kontrent. Avèk tou de sistèm yo, ou ka fasilman tcheke lajè clearance, liy lajè, Anviwònman fabrikasyon komen, kondisyon gwo vitès ak sikwi kout.

Lè ERC ou ak DRC pwodwi rezilta gratis-erè, li rekòmande ke ou tcheke fil elektrik la nan chak siyal, ki soti nan schematic PCB, yon liy siyal nan yon moman asire w ke ou pa manke okenn enfòmasyon. Epitou, sèvi ak sonde zouti konsepsyon ou a ak maskin kapasite asire ke materyèl Layout PCB ou matche ak schematic ou.