Konsepsyon konpatibilite elektwomayetik nan tablo sikwi enprime (PCB)

PRINTED CIRCUIT tablo (PCB) is the support of circuit components and components in electronic products. It provides the electrical connection between circuit components and components. It is the most basic component of various electronic equipment, and its performance is directly related to the quality of electronic equipment. Avèk devlopman nan sosyete enfòmasyon, tout kalite pwodwi elektwonik souvan travay ansanm, ak entèferans ki genyen ant yo se pi plis ak plis grav. Se poutèt sa, konpatibilite elektwomayetik vin kle nan operasyon nòmal nan yon sistèm elektwonik. Menm jan an tou, ak devlopman nan teknoloji elektrik, dansite nan PCB ap vin pi wo ak pi wo. Bon jan kalite a nan konsepsyon PCB gen yon gwo enfliyans sou entèferans la ak kapasite anti-entèferans nan sikwi. Anplis de chwa nan eleman ak konsepsyon sikwi, bon PCB fil elektrik se tou yon faktè trè enpòtan nan konpatibilite elektwomayetik pou pèfòmans optimal nan sikui elektwonik.

ipcb

Since the PCB is an inherent component of the system, enhancing electromagnetic compatibility in the PCB wiring does not incur additional costs to the final product completion. However, in printed circuit board design, product designers often only pay attention to improve density, reduce the occupation of space, simple production, or the pursuit of beautiful, uniform layout, ignoring the impact of circuit layout on electromagnetic compatibility, so that a large number of signals radiation into the space to form harassment. Yon pòv fil elektrik ka lakòz plis pwoblèm em ke li ka elimine. Nan anpil ka, menm ajoute filtè ak eleman pa rezoud pwoblèm sa yo. Evantyèlman, tablo a tout antye te dwe rewired. Se poutèt sa, devlope bon abitid fil elektrik PCB se fason ki pi pri-efikas yo kòmanse.

Yon sèl bagay sonje se ke pa gen okenn règleman strik pou fil elektrik PCB e pa gen okenn règ espesifik ki kouvri tout fil elektrik PCB. Pifò fil elektrik pkb limite pa gwosè tablo sikwi a ak kantite kouch kwiv rekouvèr. Gen kèk teknik fil elektrik ki ka aplike nan yon sikwi, men se pa nan yon lòt depann sou eksperyans enjenyè fil elektrik la. Gen, sepandan, kèk règ jeneral, ki pral diskite anba a.

Pou bon kalite konsepsyon. PCB ki gen pri ki ba ta dwe swiv prensip jeneral sa yo:

2. Layout nan eleman sou PCB

Premye a tout, li nesesè yo konsidere gwosè PCB la twò gwo. Lè gwosè PCB la twò gwo, liy enprime a long, enpedans la ogmante, kapasite anti-bri a diminye, epi pri a ogmante. Twò piti, dissipation chalè a pa bon, ak liy adjasan yo sansib a entèferans. Apre detèmine gwosè PCB la. Lè sa a, lokalize eleman espesyal yo. Finalman, dapre inite fonksyonèl sikwi a, tout eleman sikwi yo mete deyò.

A digital circuit in an electronic device. Analòg sikwi ak pouvwa eleman sikwi Layout ak karakteristik fil elektrik yo diferan, yo pwodwi entèferans ak entèferans metòd repwesyon yo diferan. Also high frequency. Paske nan frekans lan diferan, entèferans la nan sikwi frekans ki ba ak metòd la nan entèferans siprime yo diferan. Se konsa, nan Layout eleman, sikwi dijital la ta dwe. The analog circuit and the power supply circuit are placed separately to separate the high frequency circuit from the low frequency circuit. If there are conditions, they should be isolated or made into a circuit board separately. Anplis de sa, Layout la ta dwe tou peye atansyon espesyal sou fò. Weak signal device distribution and signal transmission direction.

In printed board layout high speed. Pou sikwi lojik mwayen-vitès ak ba vitès, eleman yo ta dwe ranje nan fason yo montre nan Figi 1-1.

Menm jan ak sikui lojik lòt, eleman yo ta dwe mete kòm fèmen ke posib youn ak lòt konsa tankou reyalize pi bon efè anti-bri. The position of components on the PRINTED circuit board should take full account of emi. Youn nan prensip yo se kenbe plon yo ant eleman osi kout ke posib. An tèm de Layout, pati nan siyal analòg, gwo vitès pati sikwi dijital, ak pati sous bri (tankou relè, segondè switch aktyèl, elatriye) yo ta dwe byen separe pou misyon pou minimize siyal la kouple ant yo, jan yo montre nan Figi 1 -②.

Clock generator. Crystal oscillator and CPU clock input are prone to noise, to be closer to each other. Noisy devices. Low current circuit. Large current circuits should be kept away from logic circuits as far as possible. It is important to make a separate circuit board if possible.

2.1 The following principles shall be observed when determining the location of special components: (1) Shorten the connection between high-frequency components as far as possible, and try to reduce their distribution parameters and electromagnetic interference between each other. Konpozan fasilman detounen pa ta dwe twò pre youn ak lòt, ak eleman opinyon ak pwodiksyon yo ta dwe osi lwen ke posib.

(2) Gen pouvwa pou yon gwo diferans potansyèl ant kèk eleman oswa fil, kidonk distans ant yo ta dwe ogmante pou evite aksidan kout sikwi ki te koze pa egzeyat. Eleman ki gen vòltaj segondè yo ta dwe osi lwen ke posib mete yo nan kote ki pa fasilman aksesib nan men pandan debogaj.

(3) Eleman ki gen pwa depase 15g. Li ta dwe atèl ak Lè sa a, soude. Moun sa yo, se gwo ak lou. Eleman ki gen gwo valè kalorifik yo pa ta dwe enstale sou tablo a enprime, men sou chasi a nan machin nan tout antye, ak pwoblèm nan nan dissipation chalè yo ta dwe konsidere. Eleman tèmik yo ta dwe kenbe lwen eleman chofaj yo.

(4) pou potansyomètr. Bobin enduktè reglabl. Variable kondansateur. Layout nan eleman reglabl tankou mikroswitch ta dwe konsidere kondisyon yo estriktirèl nan machin nan tout antye. Si ajisteman nan machin, yo ta dwe mete sou tablo a enprime pi wo a fasil ajiste plas la; Si machin nan ajiste deyò, pozisyon li ta dwe adapte nan pozisyon bouton ajiste sou panèl chasi a.

(5) Pozisyon okipe pa twou pwezante a ak fixation bracket nan tablo enprime a ta dwe mete sou kote.

2.2 Layout nan tout eleman nan kous la dapre inite yo fonksyonèl nan kous la dwe konfòme li avèk prensip sa yo:

(1) Fè aranjman pou pozisyon chak inite sikwi fonksyonèl dapre pwosesis sikwi a, pou Layout la pratik pou koule siyal ak siyal la kenbe menm direksyon an osi lwen ke posib.

(2) Pou eleman debaz yo nan chak sikwi fonksyonèl kòm sant lan, bò kote l ‘pote soti nan Layout la. Eleman yo ta dwe inifòm. Ak pwòp. Kontra enfòmèl ant aranjman sou PCB pou misyon pou minimize ak diminye kondwi ak koneksyon ant konpozan. (3) Pou sikwi k ap travay nan frekans segondè, yo ta dwe konsidere paramèt distribiye ant eleman yo. An sikwi jeneral, eleman yo ta dwe ranje nan paralèl otank posib. Nan fason sa a, se pa sèlman bèl, ak fasil enstale soude, fasil pwodiksyon an mas.

(4) Eleman ki chita nan kwen nan tablo sikwi a, jeneralman pa mwens pase 2mm soti nan kwen nan tablo sikwi a. Fòm ki pi bon nan yon tablo sikwi se yon rektang. Longè rapò lajè 3: 2 oswa 4: 3. Gwosè tablo sikwi a pi gran pase 200x150mm. Yo ta dwe konsidere fòs mekanik tablo sikwi a.

2.3 Kondisyon layout jeneral pou eleman PCB:

Eleman sikwi ak chemen siyal yo dwe mete deyò pou misyon pou minimize kouple siyal vle:

(1) Chanèl siyal elektwonik ki ba a pa ta dwe fèmen nan chanèl siyal wo nivo a ak liy kouran san filtraj, ki gen ladan sikwi ki ka pwodwi pwosesis pasajè.

(2) Separe sikwi analòg ki ba nan sikwi dijital pou evite sikwi analòg la. Sikwi dijital la ak bouk la komen nan ekipman pou pouvwa a pwodwi komen kouti enpedans.

(3) segondè. Nan. Low sikwi lojik vitès itilize diferan zòn sou PCB la.

(4) Longè liy siyal la ta dwe minimize lè sikwi a ranje

(5) Asire ant plak adjasan yo. Ant kouch adjasan nan tablo a menm. Pa gen câbles siyal paralèl twòp long ant câbles adjasan nan menm kouch la.

(6) Entèferans elektwomayetik (EMI) filtre yo ta dwe fèmen nan sous EMI ke posib epi yo mete yo sou menm tablo sikwi a.

(7) DC / DC konvètisè. Oblije chanje eleman ak redresman yo ta dwe mete tou pre transfòmatè a ke posib pou misyon pou minimize longè fil yo

(8) Mete vòltaj la reglemante eleman ak filtre kondansateur kòm fèmen ke posib nan dyòd la redresman.

(9) Se tablo enprime a divize selon frekans ak aktyèl karakteristik chanje, ak eleman bri a ak eleman ki pa bri a ta dwe pi lwen.

(10) Fil elektrik sansib la pa ta dwe paralèl ak liy segondè-aktyèl la, gwo vitès oblije chanje.