How to reduce noise and electromagnetic interference in pcb design?

La sentiveco de elektronika ekipaĵo pliiĝas kaj pli altas, kio postulas, ke la ekipaĵo havu pli fortan kontraŭ-interferencan kapablon. Tial, PCB dezajno fariĝis pli malfacila. Kiel plibonigi la kontraŭ-interferan kapablon de PCB fariĝis unu el la ŝlosilaj aferoj, kiujn multaj inĝenieroj atentas. Ĉi tiu artikolo enkondukos kelkajn konsiletojn por redukti bruon kaj elektromagnetan interferon en PCB-dezajno.

ipcb

La jenaj estas 24 konsiletoj por redukti bruon kaj elektromagnetan interferon en PCB-dezajno, resumitaj post jaroj da dezajno:

(1) Malaltrapidaj blatoj povas esti uzataj anstataŭ altrapidaj blatoj. Altrapidaj blatoj estas uzataj en ŝlosilaj lokoj.

(2) Rezisto povas esti konektita en serio por redukti la salton de la supraj kaj malsupraj randoj de la kontrola cirkvito.

(3) Provu provizi iun formon de malseketigado por relajsoj ktp.

(4) Uzu la plej malaltan frekvencan horloĝon, kiu plenumas la sistemajn postulojn.

(5) La horloĝgeneratoro estas kiel eble plej proksima al la aparato uzanta la horloĝon. La ŝelo de la kvarckristala oscilatoro devus esti surterigita.

(6) Enfermu la horloĝan areon per grunda drato kaj tenu la horloĝdraton kiel eble plej mallonga.

(8) La senutila fino de MCD devus esti konektita al alta, aŭ surterigita, aŭ difinita kiel la eliga fino, kaj la fino de la integra cirkvito, kiu devus esti konektita al la nutradgrundo, estu konektita, kaj ne lasu flosanta. .

(9) Ne lasu la enigan terminalon de la pordega cirkvito, kiu ne estas uzata. La pozitiva eniga terminalo de la neuzata operacia amplifilo estas surterigita, kaj la negativa eniga terminalo estas konektita al la elira terminalo.

(10) Por presitaj tabuloj, provu uzi 45-oblajn liniojn anstataŭ 90-oblajn liniojn por redukti la eksteran emision kaj kunigon de altfrekvencaj signaloj.

(11) The printed board is partitioned according to the frequency and current switching characteristics, and the noise components and non-noise components should be farther apart.

(12) Uzu unupunktan potencon kaj unupunktan teron por unuopaj kaj duoblaj paneloj. La elektra linio kaj grunda linio devus esti kiel eble plej dikaj. Se la ekonomio estas pagebla, uzu plurtavolan tabulon por redukti la kapacitan induktancon de la elektroprovizo kaj grundo.

(13) La elektaj signaloj de horloĝo, buso kaj blato devus esti malproksime de I/O-linioj kaj konektiloj.

(14) La analoga tensio eniga linio kaj la referenca tensio-terminalo devus esti kiel eble plej malproksime de la cifereca cirkvito signallinio, precipe la horloĝo.

(15) Por A/D-aparatoj, la cifereca parto kaj la analoga parto prefere estus unuigitaj ol krucitaj.

(16) La horloĝlinio perpendikulara al la I/O-linio havas malpli da interfero ol la paralela I/O-linio, kaj la horloĝkomponentaj pingloj estas malproksime de la I/O-kablo.

(17) La komponantaj stiftoj estu kiel eble plej mallongaj, kaj la malkunligaj kondensiloj estu kiel eble plej mallongaj.

(18) La ŝlosila linio devus esti kiel eble plej dika, kaj protekta grundo devus esti aldonita ambaŭflanke. La altrapida linio devus esti mallonga kaj rekta.

(19) Linioj sentemaj al bruo ne devus esti paralelaj al alt-kurantaj, altrapidaj ŝanĝlinioj.

(20) Ne direktu dratojn sub la kvarca kristalo kaj sub bruo-sentemaj aparatoj.

(21) Por malfortaj signalcirkvitoj, ne formu nunajn buklojn ĉirkaŭ malaltfrekvencaj cirkvitoj.

(22) Ne formu buklon sur la signalo. Se ĝi estas neevitebla, faru la bukloareon kiel eble plej malgranda.

(23) One decoupling capacitor per integrated circuit. A small high-frequency bypass capacitor must be added to each electrolytic capacitor.

(24) Uzu grandkapacitaj tantalaj kondensiloj aŭ juku-kondensiloj anstataŭ elektrolizaj kondensiloj por ŝargi kaj malŝarĝi energikondensilojn. Kiam vi uzas tubformajn kondensatorojn, la kazo devas esti surterigita.