How to reduce noise and electromagnetic interference in pcb design?

Осетљивост електронске опреме је све већа и већа, што захтева да опрема има јачу способност против сметњи. dakle, ПЦБ- дизајн је постао тежи. Како побољшати способност ПЦБ-а против сметњи постало је једно од кључних питања на које многи инжењери обраћају пажњу. Овај чланак ће представити неколико савета за смањење буке и електромагнетних сметњи у дизајну ПЦБ-а.

ипцб

Slede 24 saveta za smanjenje buke i elektromagnetnih smetnji u dizajnu PCB-a, sažeti nakon godina dizajna:

(1) Čipovi male brzine mogu se koristiti umesto čipova velike brzine. Na ključnim mestima se koriste čipovi velike brzine.

(2) Otpornik se može povezati u seriju da bi se smanjila brzina skoka gornje i donje ivice kontrolnog kola.

(3) Pokušajte da obezbedite neki oblik prigušenja za releje, itd.

(4) Користите најнижу фреквенцију која одговара системским захтевима.

(5) Генератор такта је што је могуће ближе уређају који користи сат. Оклоп кварцног кристалног осцилатора треба да буде уземљен.

(6) Ogradite područje sata žicom za uzemljenje i držite žicu sata što je moguće kraćom.

(8) Бескорисни крај МЦД-а треба да буде повезан са високим, или уземљеним, или дефинисан као излазни крај, а крај интегрисаног кола који треба да буде повезан са уземљењем напајања треба да буде повезан, и не би требало да остане да плута .

(9) Ne ostavljajte ulazni terminal kola kapije koji nije u upotrebi. Позитивни улазни терминал некоришћеног операционог појачала је уземљен, а негативни улазни терминал је повезан на излазни терминал.

(10) За штампане плоче, покушајте да користите 45-струке линије уместо 90-струких линија да бисте смањили спољашњу емисију и спајање високофреквентних сигнала.

(11) The printed board is partitioned according to the frequency and current switching characteristics, and the noise components and non-noise components should be farther apart.

(12) Koristite napajanje u jednoj tački i jednostruko uzemljenje za jednostruke i dvostruke panele. Електрични вод и уземљење треба да буду што дебљи. Ако је економичност приступачна, користите вишеслојну плочу да смањите капацитивну индуктивност напајања и уземљења.

(13) Signali za odabir sata, magistrale i čipa treba da budu daleko od I/O linija i konektora.

(14) Улазни вод аналогног напона и терминал референтног напона треба да буду што је могуће даље од сигналне линије дигиталног кола, посебно од сата.

(15) За А/Д уређаје, дигитални и аналогни део би радије били обједињени него укрштени.

(16) Линија такта окомита на И/О линију има мање сметњи од паралелне У/И линије, а пинови компоненте сата су далеко од У/И кабла.

(17) Игле компоненти треба да буду што је могуће краће, а игле кондензатора за раздвајање треба да буду што је могуће краће.

(18) Ključna linija treba da bude što deblja, a sa obe strane treba dodati zaštitno tlo. Линија велике брзине треба да буде кратка и равна.

(19) Линије осетљиве на шум не би требало да буду паралелне са високострујним, брзим прекидачким водовима.

(20) Ne postavljajte žice ispod kvarcnog kristala i ispod uređaja osetljivih na buku.

(21) За кола са слабим сигналом, не формирајте струјне петље око нискофреквентних кола.

(22) Ne formirajte petlju na signalu. Ако је то неизбежно, учините подручје петље што је могуће мање.

(23) One decoupling capacitor per integrated circuit. A small high-frequency bypass capacitor must be added to each electrolytic capacitor.

(24) Koristite tantalske kondenzatore velikog kapaciteta ili juku kondenzatore umesto elektrolitskih kondenzatora za punjenje i pražnjenje kondenzatora za skladištenje energije. Када користите цевасте кондензаторе, кућиште треба да буде уземљено.