د پی سی بی ډیزاین کې د شور او بریښنایی مقناطیسي مداخلې کمولو څرنګوالی؟

د بریښنایی تجهیزاتو حساسیت لوړ او لوړیږي ، کوم چې تجهیزاتو ته اړتیا لري ترڅو د مداخلې ضد قوي وړتیا ولري. له همدې امله، مردان ډیزاین ډیر ستونزمن شوی دی. د PCB د مداخلې ضد وړتیا د ښه کولو څرنګوالی یو له مهمو مسلو څخه ګرځیدلی چې ډیری انجنیران ورته پام کوي. دا مقاله به د PCB ډیزاین کې د شور او بریښنایی مقناطیسي مداخلې کمولو لپاره ځینې لارښوونې معرفي کړي.

ipcb

لاندې د PCB ډیزاین کې د شور او بریښنایی مقناطیسي مداخلې کمولو لپاره 24 لارښوونې دي ، د ډیزاین کلونو وروسته لنډیز شوي:

(1) ټیټ سرعت چپس د لوړ سرعت چپس پرځای کارول کیدی شي. د لوړ سرعت چپس په کلیدي ځایونو کې کارول کیږي.

(2) یو ریزسټر په لړۍ کې وصل کیدی شي ترڅو د کنټرول سرکټ د پورتنۍ او ښکته څنډو د کود نرخ کم کړي.

(3) هڅه وکړئ چې د ریلونو او نورو لپاره د ډنډ کولو ځینې ډولونه چمتو کړئ.

(4) د ټیټ فریکونسۍ ساعت وکاروئ چې د سیسټم اړتیاوې پوره کوي.

(5) د ساعت جنریټر د ساعت په کارولو سره وسیله ته د امکان تر حده نږدې دی. د کوارټز کرسټال oscillator خولۍ باید په ځمکه کېښودل شي.

(6) د ساعت ساحه د ځمکني تار سره وتړئ او د ساعت تار د امکان تر حده لنډ وساتئ.

(8) د MCD بې کاره پای باید د لوړې یا ځمکې سره وصل شي ، یا د محصول پای په توګه تعریف شي ، او د مدغم سرکیټ پای چې د بریښنا رسولو ځمکې سره وصل وي باید وصل شي ، او باید تیر نشي. .

(9) د دروازې سرکټ ان پټ ټرمینل مه پریږدئ چې په کارولو کې نه وي. د نه کارول شوي عملیاتي امپلیفیر مثبت ان پټ ټرمینل ځمکنی دی، او د منفي ان پټ ټرمینل د محصول ترمینل سره وصل دی.

(10) د چاپ شوي تختو لپاره، هڅه وکړئ د 45-fold لینونو پرځای د 90-fold لینونو څخه کار واخلئ ترڅو د لوړ فریکونسۍ سیګنالونو خارجي اخراج او یوځای کولو کمولو لپاره.

(11) چاپ شوی تخته د فریکونسۍ او اوسني سویچ کولو ځانګړتیاو سره سم ویشل شوې ، او د شور اجزا او غیر شور اجزا باید لرې وي.

(12) د واحد او ډبل تختو لپاره د واحد ټکي بریښنا او واحد نقطه ګراونډ استعمال کړئ. د بریښنا لیک او د ځمکې کرښه باید د امکان تر حده موټی وي. که اقتصاد د ارزانه وړ وي، د بریښنا رسولو او ځمکې ظرفیت کمولو لپاره څو اړخیز تخته وکاروئ.

(13) ساعت، بس، او چپ انتخاب سیګنالونه باید د I/O لاینونو او نښلونکو څخه لرې وي.

(14) د انلاګ ولتاژ ان پټ لاین او د حوالې ولتاژ ټرمینل باید د ډیجیټل سرکټ سیګنال لاین څخه د امکان تر حده لرې وي ، په ځانګړي توګه ساعت.

(15) د A/D وسیلو لپاره، ډیجیټل برخه او انلاګ برخه به د کراس کولو په پرتله متحد وي.

(16) د I/O لاین ته ولاړ د ساعت لاین د موازي I/O لاین په پرتله لږ مداخله لري، او د ساعت اجزا پنونه د I/O کیبل څخه لرې دي.

(17) د اجزاو پنونه باید د امکان تر حده لنډ وي، او د ډیکوپلینګ کیپسیټر پنونه باید د امکان تر حده لنډ وي.

(18) کلیدي کرښه باید د امکان تر حده موټی وي، او محافظتي ځمکه باید په دواړو خواوو کې اضافه شي. د لوړ سرعت کرښه باید لنډ او مستقیم وي.

(19) لینونه چې د شور سره حساس وي باید د لوړ اوسني، لوړ سرعت سویچ کولو لینونو سره موازي نه وي.

(20) تارونه د کوارټز کرسټال لاندې او د شور سره حساس وسیلو لاندې مه اخلئ.

(21) د ضعیف سیګنال سرکیټونو لپاره ، د ټیټ فریکونسۍ سرکیټونو شاوخوا اوسني لوپونه مه جوړوئ.

(22) په سیګنال کې لوپ مه جوړوئ. که دا ناباوره وي، د لوپ ساحه د امکان تر حده کوچنۍ کړئ.

(23) په هر مدغم سرکیټ کې یو ډیکوپلینګ کاپسیټر. یو کوچنی لوړ فریکونسۍ بای پاس کپیسیټر باید په هر الیکټرولیټیک کپاسیټر کې اضافه شي.

(24) د انرژی ذخیره کولو کیپسیټرونو چارج او خارجولو لپاره د الیکټرویلیټیک کاپسیټرونو پرځای د لوی ظرفیت ټینټالم کاپسیټرونو یا جوکو کپاسیټرونو څخه کار واخلئ. کله چې ټیوبلر کیپسیټرونه وکاروئ ، قضیه باید ځمکنۍ وي.