Napa garis sensitif ing pinggir PCB rawan gangguan ESD?

Napa garis sensitif ing PCB pinggiran rawan gangguan ESD?

Reset sistem kedadeyan nalika bench grounding dites nggunakake debit kontak ESD 6KV ing terminal grounding. Sajrone tes kasebut, kapasitor Y sing disambungake karo terminal lemah lan lapangan kerja digital internal wis dipedhot, lan asil tes ora apik banget.

Gangguan ESD mlebu sirkuit internal produk kanthi macem-macem bentuk. Kanggo produk sing wis dites ing kasus iki, titik tes minangka titik dhasar, umume energi gangguan ESD bakal mili adoh saka garis dhasar, yaiku, arus ESD ora langsung mili menyang sirkuit internal produk, nanging , ing lingkungan uji standar IEC61000-4-2 standar ESD ing peralatan meja iki, dawa garis dhasar udakara 1m, Saluran grounding bakal ngasilake induktansi timah sing luwih gedhe (bisa digunakake kanggo ngira 1 u H / m), gangguan debit elektrostatik kedadeyan (gambar 1 saklar K) nalika ditutup, frekuensi dhuwur (kurang saka 1 ns munggah ing arus debit elektrostatik ora nggawe produk sing diuji ketemu voltase nol situs (Gambar 1 voltase titik G ing K ora nol nalika ditutup). Voltase non-nol ing terminal lemah iki bakal luwih mlebu sirkuit internal produk. Gambar 1 wis menehi diagram skema gangguan ESD menyang PCB ing njero produk.

GAMBAR 1 Diagram skema gangguan ESD ngetik PCB ing njero produk

Uga bisa dideleng saka Gambar 1 yen CP1 (kapasitansi parasit ing antarane titik debit lan GND), Cp2 (kapasitansi parasit ing antarane papan PCB lan lantai grounding referensi), papan kerja papan PCB (GND) lan gun debit elektrostatik (kalebu kabel grounding gun debit elektrostatik) bebarengan mbentuk jalur interferensi, lan arus interferensi yaiku ICM. Ing jalur interferensi iki, papan PCB ana ing tengah, lan PCB temenan diganggu dening debit elektrostatik ing wektu iki. Yen ana kabel liyane ing produk, gangguan kasebut bakal luwih parah.

Kepiye interferensi nggawe reset produk sing wis dites? Sawise mriksa kanthi tliti PCB produk sing wis dites, ditemokake manawa garis kontrol reset CPU ing PCB dilebokake ing pojok PCB lan ing sanjabane pesawat GND, kaya sing ditampilake ing Gambar 2.

Kanggo nerangake sebabe garis sing dicithak ing pojok PCB rentan banget, miwiti nganggo kapasitansi parasit ing antarane garis-garis cetak ing PCB lan plate dhasar referensi. Ana kapasitansi parasit ing antarane garis sing dicithak lan plate grounding referensi, sing bakal ngganggu garis sinyal sing dicithak ing papan PCB. Diagram skema voltase gangguan mode umum sing ngganggu garis sing dicithak ing PCB ditampilake ing Gambar 3.

Gambar 3 nuduhake yen nalika gangguan mode-umum (voltase gangguan mode-umum kanggo lantai grounding referensi) mlebu GND, voltase gangguan bakal digawe ing antarane garis sing dicithak ing papan PCB lan GND. Voltase gangguan iki ora mung gegandhengan karo impedansi ing antarane garis cetak lan GND papan PCB (Z ing Gambar 3) nanging uga capacitance parasit ing antarane garis cetak lan plate grounding referensi ing PCB.

Nganggep impedansi Z ing antarane garis cetak lan papan PCB GND ora owah, nalika kapasitansi parasit ing antarane garis cetak lan lantai grounding referensi luwih gedhe, voltase gangguan Vi ing antarane garis cetak lan papan PCB GND luwih gedhe. Voltase iki ditumpukake karo voltase kerja normal ing PCB lan bakal langsung mengaruhi sirkuit kerja ing PCB.

GAMBAR 2 Diagram nyata kabel PCB sebagean produk sing wis dites

GAMBAR 3 Gangguan mode voltase gangguan PCB diagram skema baris dicithak

Miturut formula 1 kanggo ngitung capacitance parasit ing antarane garis sing dicithak lan plate grounding referensi, kapasitansi parasit ing antarane garis cetak lan plate grounding referensi gumantung saka jarak antarane garis cetak lan plate grounding referensi (H ing Formula 1) lan area sing padha karo medan listrik sing kabentuk ing antarane garis cetak lan plate grounding referensi

Temenan, kanggo desain sirkuit ing kasus iki, garis sinyal reset ing PCB disusun ing pojok papan PCB lan tiba ing njaba pesawat GND, mula garis sinyal reset bakal diganggu, nyebabake fenomena sistem reset sajrone ESD tes