Wat sinn d’Haaptfaktoren déi PCB Design beaflossen?

En duerchschnëttlecht Lach ass e Lach dat duerch eng Spuer op enger PCB Layer, a säin eenzegen Zweck ass fir eng aner Spuer op enger anerer Schicht ze verbannen. Si ginn normalerweis a Multi-Layer PCBs fonnt, déi all Layer op eng oder aner Manéier verbonne sinn.

ipcb

Et ginn dräi verschidde Versioune vu Vias déi an all Multilayer PCB agebaut kënne ginn:

Blind Vias: Si verbannen de baussenzege Layer vum PCB mat der banneschten Layer vum PCB, awer net weider. Dofir, wa mir e Véier-Schicht PCB hunn, wäerten déi éischt zwou Schichten Lächer duerch d’Spure gebohrt hunn, awer net déi drëtt oder véier Schicht.

Begruewe vias: Si verbannen zwee oder méi intern Schichten zu all aner. Erëm, an eisem Véier-Schicht PCB, ginn déi zweet an drëtt Schichten gebuert a verbonnen, während déi äusseren Schichten (éischt a véier Schichten) keng Lächer weisen a kucken wéi de Brett Den eidel Fleck.

Vias: Wéi Dir elo vläicht entschlësselt hutt, ginn dës wuertwiertlech duerch de ganze Bord gebohrt fir déi éischt a véier Schichten vun der äusserer Schicht ze verbannen (oder aner Kombinatiounen déi déi véier Schichten matenee verbannen).

Ähnlech wéi dem Mario säi grénge Röhre passéiert d’Duerchloch duerch de PCB a verbënnt d’Multi-Layer Trace Wiring.

Encouragéiert de Wuesstum vun Ärem Design duerch korrekt Verständnis

Fir d’allgemeng Aufgab vun der Prinzessin ze retten, schéngt et net wichteg ze sinn, ausser datt dës gréng Réier kee Virdeel schéngen, well et sou zefriddestellend ass ze sprangen. Op der anerer Säit spillt de Vias. eng vital Roll bei Multilayer PCBs.

Vill Mol ass et an dësem klengen Alter erëm besser, a mir bleiwen mat der Aufgab sou vill wéi méiglech Plaz ze spueren. Mat Vias kënne mir elo theoretesch all Plazen op der ieweschter Schicht ëmgoen fir d’Spureroute ze klauen (all eis Komponente sëtzen do) an alles wat néideg ass an der zweeter, drëtter oder souguer véierter Schicht. Fir Designer déi no Plazspuerend Techniken sichen, kann dëst e Gottesend sinn.

Wann Dir blann Vias implementéiert, begruewe Vias oder duerch-Lach Vias op Ärem Circuit Board, en anere Virdeel deen Dir kritt ass d’parasitär Kapazitéit tëscht de Spuren ze reduzéieren, soss wäert et e seriöse Schued un Ärem Design verursaachen. Dës reduzéiert parasitär Kapazitéit ass wéinst der Verbesserung vun der Ofkierzung vun de Spuren. Och wann et net onbedéngt den Haaptgrond ass, wann den Design richteg ass, wäert Dir definitiv profitéieren andeems Dir Vias zum Design addéiert.

Buertoleranzen musse ganz präzis sinn fir erfollegräich Vias am Design ëmzesetzen.

Aner Considératiounen ier Dir d’Applikatioun passéiert

Och wann Dir aus Ärem Sëtz sprange kënnt a fir d’Umeldungspositioun sicht, gräift Äert Päerd, well et sinn e puer Nodeeler fir Filteren op Ären Design ze addéieren (firwat ginn et ëmmer Nodeeler?!).

Vias a Multilayer Brieder ginn zesummen gedroen. Wann Dir Operatiounen op verschidde Circuitboards ausféiert, musse Käschtefaktoren berücksichtegt ginn. Dëst beinhalt d’Bohren duerch Lächer an der selwechter Positioun, net nëmmen ee Lach, awer zwee, dräi oder souguer véier Brieder. Wann et souguer e klengen Toleranzfehler am Buer- a Stackprozess ass, kann de Circuit Board och Dreck sinn.

Fir dës Situatioun ze léisen, mussen d’Fabrikanten hir Maschinnen an Toleranzen op e Fraktioun vun engem Millimeter reduzéieren, wat natierlech d’Käschte vum Fabrikatiouns- a Montageprozess erhéijen. Wéi ëmmer, gitt sécher Ären Hiersteller sou wäit wéi méiglech ze kontaktéieren fir seng Aschränkungen a Fäegkeeten ze kréien, ier Dir duerch d’Kanéngchenhol (oder gréng Rouer, egal wéi Dir léiwer) trëppelt.