site logo

पीसीबी उत्पादन डिजाइन को छवटा सारांश

को छ वटा सारांश पीसीबी उत्पादन डिजाइन


Lay. लेआउट

पहिलो, पीसीबी को आकार मा विचार गर्नुहोस्। जब पीसीबी सर्किट बोर्ड को आकार धेरै ठूलो छ, मुद्रित लाइन लामो छ, प्रतिबाधा बढ्छ, विरोधी आवाज क्षमता घट्छ र लागत बढ्छ; यदि यो धेरै सानो छ, गर्मी लंपट गरीब छ, र आसन्न लाइनहरु सजीलो बाधा हुन सक्छ। पीसीबी को आकार निर्धारण पछि, विशेष घटक को स्थिति निर्धारण। अन्तमा, सर्किट को सबै घटक सर्किट को कार्यात्मक एकाइहरु को अनुसार व्यवस्था गरीएको छ।

विशेष तत्वहरु को स्थिति निर्धारण गर्दा निम्न सिद्धान्तहरु लाई अवलोकन गरिनेछ:

(१) सकेसम्म धेरै उच्च आवृत्ति कम्पोनेन्टहरु को बीच तारि Short छोटो, र आफ्नो वितरण मापदण्डहरु र आपसी विद्युत चुम्बकीय हस्तक्षेप कम गर्न को लागी प्रयास गर्नुहोस्। हस्तक्षेप को लागी संवेदनशील घटक एक अर्का को धेरै नजिक हुनुहुन्न, र इनपुट र आउटपुट कम्पोनेन्टहरु सकेसम्म टाढा हुनु पर्छ।

(२) केहि कम्पोनेन्ट वा तारहरु को बीच उच्च संभावित भिन्नता हुन सक्छ, त्यसैले उनीहरु को बीच को दूरी को कारण डिस्चार्ज को कारण दुर्घटना सर्ट सर्किट बाट बच्न को लागी बढाउनु पर्छ। उच्च भोल्टेज संग कम्पोनेशनहरु कमीशन को समयमा छुनु सजिलो छैन ठाउँहरुमा व्यवस्थित गरिनेछ।

(३) छापिएको प्लेट र फिक्स्ड समर्थन को स्थिति प्वाल को स्थिति कब्जा आरक्षित गरिनेछ।

सर्किट को कार्यात्मक एकाइ को अनुसार, सर्किट को सबै घटक को लेआउट निम्न सिद्धान्तहरु संग पालन गर्नु पर्छ:

(१) सर्किट प्रवाह अनुसार प्रत्येक कार्यात्मक सर्किट इकाई को स्थिति को व्यवस्था, संकेत प्रवाह को लागी लेआउट लाई सुविधाजनक बनाउनुहोस्, र जहाँ सम्म सम्भव छ उही दिशा मा संकेत राख्नुहोस्।

(२) केन्द्र र यसको वरिपरि लेआउट को रूप मा प्रत्येक कार्यात्मक सर्किट को मुख्य घटक लिनुहोस्। कम्पोनेन्टहरु समान रूप मा, सफा संग र compactly पीसीबी मा व्यवस्था गरिनेछ। कम्पोनेन्टहरु को बीच लीड र जडानहरु लाई कम गरी सकेसम्म छोटो गरिनेछ।

(3) उच्च आवृत्ति मा काम गर्ने सर्किट को लागी, घटकहरु को बीच वितरण मापदण्डहरु लाई विचार गर्नु पर्छ। सामान्य सर्किट को लागी, कम्पोनेन्टहरु लाई सकेसम्म समानांतर मा व्यवस्थित गरिनेछ। यस तरीकाले, यो न केवल सुन्दर छ, तर यो पनि सजीलो र वेल्ड गर्न को लागी, र मास उत्पादन को लागी सजिलो छ।

(4) सर्किट बोर्ड को किनारा मा अवस्थित घटक सामान्यतया सर्किट बोर्ड को किनारा बाट 2mm भन्दा कम टाढा छैन। सर्किट बोर्ड को सबै भन्दा राम्रो आकार आयत हो। पक्ष अनुपात ३: २ देखि ४: ३ हो। जब सर्किट बोर्ड को सतह आकार 3x2mm भन्दा ठूलो छ, सर्किट बोर्ड को यांत्रिक शक्ति लाई विचार गरिनेछ।

W. तार

तार को सिद्धान्त निम्नानुसार छन्:

(१) इनपुट र आउटपुट टर्मिनलहरुमा प्रयोग गरिएका कन्डक्टरहरु सकेसम्म टाढाको समानान्तर बाट बच्न पर्छ। यो प्रतिक्रिया युग्मन बाट बच्न को लागी लाइनहरु को बीच ग्राउण्ड तार जोड्नु राम्रो छ।

(२) छापिएको कन्डक्टर को न्यूनतम चौडाइ मुख्य रूप मा कंडक्टर र इन्सुलेट बेस प्लेट र उनीहरु को माध्यम बाट प्रवाह को बीच आसंजन शक्ति द्वारा निर्धारित गरीन्छ।

(3) मुद्रित तार को मोड़ सामान्यतया गोलाकार चाप हो, र सही कोण वा समावेश कोण उच्च आवृत्ति सर्किट मा विद्युत प्रदर्शन लाई प्रभावित गर्दछ। यसको अतिरिक्त, ठूलो क्षेत्र तांबे पन्नी को उपयोग गर्न बाट बच्न को लागी कोशिश गर्नुहोस्, अन्यथा, तामा पन्नी विस्तार र गिरने बन्द गर्न को लागी सजीलो हुन्छ जब एक लामो समय को लागी तातो। जब तामा पन्नी को एक ठूलो क्षेत्र को उपयोग गर्नु पर्छ, यो ग्रिड आकार, जो तामा पन्नी र सब्सट्रेट को बीच चिपकने को हीटिंग द्वारा उत्पन्न वाष्पशील ग्यास को नष्ट गर्न को लागी अनुकूल छ को उपयोग गर्न को लागी सबै भन्दा राम्रो छ।

Pad. प्याड

प्याड केन्द्र प्वाल (मा लाइन उपकरण) उपकरण नेतृत्व व्यास भन्दा थोरै ठूलो छ। यदि प्याड धेरै ठूलो छ, यो झूटा टांका बनाउन को लागी सजिलो छ। प्याड को बाहिरी व्यास डी सामान्यतया (डी + १.२) मिमी, जहाँ डी नेतृत्व छेद व्यास छ भन्दा कम छैन। उच्च घनत्व डिजिटल सर्किट को लागी, प्याड को न्यूनतम व्यास (डी + १.०) मिमी हुन सक्छ।

पीसीबी र सर्किट को लागी विरोधी हस्तक्षेप उपायहरु:

मुद्रित सर्किट बोर्ड को विरोधी हस्तक्षेप डिजाइन बारीकी विशिष्ट सर्किट संग सम्बन्धित छ। यहाँ, पीसीबी विरोधी हस्तक्षेप डिजाइन को मात्र केहि सामान्य उपायहरु वर्णन गरीएको छ।

1. पावर कर्ड डिजाइन

मुद्रित सर्किट बोर्ड को वर्तमान अनुसार, बिजुली लाइन को चौडाई बढाउन र पाश प्रतिरोध कम गर्न को लागी प्रयास गर्नुहोस्। एकै समयमा, बिजुली लाइन र जमीन तार को डेटा प्रसारण को दिशा संग संगत दिशा, जो विरोधी आवाज क्षमता बढाउन मा मद्दत गर्दछ।

2. धेरै डिजाइन

जमीन तार डिजाइन को सिद्धान्तहरु हुन्:

(१) डिजिटल र एनालग अलग छन्। यदि त्यहाँ सर्किट बोर्ड मा दुबै तर्क सर्किट र रैखिक सर्किट छन्, ती यथासम्भव अलग गरिनेछ। सकेसम्म कम आवृत्ति सर्किट को ग्राउन्डि for को लागी एकल बिन्दु समानांतर ग्राउन्डि adopted अपनाईनेछ। यदि यो वास्तविक तारि connect जडान गर्न गाह्रो छ, यो आंशिक श्रृंखला मा जोडिएको र त्यसपछि समानांतर मा जोडिएको हुन सक्छ। बहु-बिन्दु श्रृंखला ग्राउन्डि high उच्च आवृत्ति सर्किट को लागी अपनाईनेछ, भुइँ तार छोटो र भाडामा लिईनेछ, र ग्रिड ठूलो क्षेत्र जमीन पन्नी को रूप मा जहाँ सम्म सम्भव उच्च आवृत्ति घटक वरिपरि प्रयोग गरिनेछ।

(२) ग्राउन्डि wire तार सकेसम्म बाक्लो हुनेछ। यदि ग्राउन्डि wire तार सिलाई तार बाट बनेको छ, ग्राउन्डि potential सम्भावित परिवर्तन को वर्तमान संग परिवर्तन, ताकि विरोधी आवाज प्रदर्शन कम छ। तेसैले, ग्राउन्डि wire तार मोटो हुनु पर्छ ताकि यो मुद्रित बोर्ड मा स्वीकार्य वर्तमान तीन गुणा पारित गर्न सक्छ। यदि सम्भव छ भने, ग्राउन्डि wire तार २ ~ ३mm भन्दा बढी हुनेछ।

(३) ग्राउन्डि wire तार एक बन्द लूप बनाउँछ। मुद्रित बोर्डहरु को लागी मात्र डिजिटल सर्किट बाट बनेको छ, ग्राउन्डि circuit्ग सर्किट एक क्लस्टर पाश मा व्यवस्थित गरीएको छ, जसले विरोधी आवाज क्षमता सुधार गर्न सक्छ।

4. Decoupling संधारित्र कन्फिगरेसन

पीसीबी डिजाइन को परम्परागत विधिहरु को एक पीसीबी को प्रत्येक प्रमुख भाग मा उपयुक्त decoupling capacitors कन्फिगर गर्न को लागी हो। Decoupling संधारित्र को सामान्य विन्यास सिद्धान्त हो:

(1) शक्ति इनपुट टर्मिनल 10 ~ 100uF electrolytic संधारित्र संग जोडिएको छ। यदि सम्भव छ, यो 100uF भन्दा बढी जडान गर्न को लागी राम्रो छ।

(२) सिद्धान्त मा, प्रत्येक एकीकृत सर्किट चिप एक ०.०१uF ~ 2uF सिरेमिक चिप संधारित्र संग सुसज्जित गरिनेछ। मुद्रित बोर्ड मा अपर्याप्त अंतर को मामला मा, एक 0.01 ~ 0.1PF संधारित्र प्रत्येक 1 ~ 10 चिप्स व्यवस्थित गर्न सकिन्छ।

(३) कमजोर आवाज प्रतिरोध र बन्द को समयमा ठूलो शक्ति परिवर्तन संग उपकरणहरु को लागी, जस्तै RAM र ROM भण्डारण यन्त्रहरु, decoupling capacitors सीधा बिजुली लाइन र चिप को जमीन तार को बीच मा जोडिएको हुनुपर्छ।

5. प्वाल डिजाइन को माध्यम बाट

उच्च गति पीसीबी डिजाइन मा, प्रतीत हुन्छ सरल vias अक्सर सर्किट डिजाइन को लागी ठूलो नकारात्मक प्रभाव ल्याउँछ। Vias को परजीवी प्रभावहरु को कारण प्रतिकूल प्रभावहरु लाई कम गर्न को लागी, हामी डिजाइन मा हाम्रो सबै भन्दा राम्रो प्रयास गर्न सक्छौं

(१) लागत र संकेत गुणस्तर को ध्यान मा राखेर, आकार को माध्यम बाट एक उचित चयन गरीएको छ। उदाहरण को लागी, 1-6 परत मेमोरी मोड्युल पीसीबी डिजाइन को लागी, यो 10 / 10MIL (ड्रिलिंग / प्याड) vias चयन गर्न को लागी राम्रो छ। केहि उच्च घनत्व सानो आकार बोर्डहरु को लागी, तपाइँ पनि 20 / 8mil vias को उपयोग गर्न को लागी कोशिश गर्न सक्नुहुन्छ। वर्तमान प्राविधिक परिस्थितिहरु मा, यो छेद को माध्यम बाट साना को उपयोग गर्न को लागी गाह्रो छ (जब प्वाल को गहिराई ड्रिलिंग व्यास 18 गुना भन्दा बढि छ, यो सुनिश्चित गर्न को लागी छेद को पर्खाल समान रूप बाट तामा संग चढ़ाउन सकिन्छ कि असंभव छ); शक्ति वा जमीन को vias को लागी, ठूलो आकार प्रतिबाधा कम गर्न विचार गर्न सकिन्छ

(२) पीसीबी बोर्ड मा सिग्नल रूटि layers्गले सम्भव भएसम्म तहहरु परिवर्तन गर्दैन, अर्थात्, अनावश्यक भिसा सम्भव भएसम्म प्रयोग गरिने छैन।

(३) बिजुली आपूर्ति र जमीन को पिन नजिकै छिद्र हुनुपर्छ। छोटो को माध्यम बाट र पिन को बीच नेतृत्व, राम्रो

(४) संकेत को लागी निकटतम सर्किट प्रदान गर्न को लागी सिग्नल लेयर परिवर्तन को vias नजिक केहि ग्राउन्ड vias राख्नुहोस्। तपाइँ पनि पीसीबी मा अनावश्यक ग्राउन्डि v vias को एक ठूलो संख्या राख्न सक्नुहुन्छ

6. शोर र विद्युत चुम्बकीय हस्तक्षेप कम गर्न मा केहि अनुभव

(१) यदि तपाइँ कम-गति चिप्स को उपयोग गर्न सक्नुहुन्छ, तपाइँ उच्च गति वाला को आवश्यकता छैन। उच्च गति चिप्स प्रमुख स्थानहरुमा प्रयोग गरीन्छ

(२) प्रतिरोधहरुको एक श्रृंखला नियन्त्रण सर्किट को माथिल्लो र तल्लो किनाराहरु को जम्प दर कम गर्न को लागी प्रयोग गर्न सकिन्छ।

(३) रिले, आदि, जस्तै आरसी वर्तमान damping सेटि for को लागी भिजेको केहि रूप प्रदान गर्ने प्रयास गर्नुहोस्

(4) सबैभन्दा कम आवृत्ति घडी को उपयोग गर्नुहोस् कि सिस्टम आवश्यकताहरु लाई पूरा गर्दछ।

(५) घडी घडी को उपयोग गरी यन्त्रको सम्भव भएसम्म नजिक हुनेछ। क्वार्ट्ज क्रिस्टल थरथरानवाला को खोल ग्राउन्ड गरिनेछ। घडी क्षेत्र जमीन तार द्वारा घेरिएको हुनुपर्छ। घडी लाइन सकेसम्म छोटो हुनेछ। त्यहाँ क्वार्ट्ज क्रिस्टल मुनि र आवाज संवेदनशील उपकरण अन्तर्गत कुनै तारि be हुनेछ। घडी, बस र चिप चयन संकेत टाढा I / O लाइन र कनेक्टर बाट हुनेछ। I / O लाइन को सीधा घडी लाइन को हस्तक्षेप I / O लाइन को समानांतर भन्दा कम छ

()) अप्रयुक्त गेट सर्किट को इनपुट अन्त निलम्बित हुनेछैन, अप्रयुक्त परिचालन एम्पलीफायर को सकारात्मक इनपुट अन्त्य ग्राउन्ड गरिनेछ, र नकारात्मक इनपुट अन्त आउटपुट अन्त संग जोडिएको हुनेछ