site logo

Дизайнът на печатни платки ще има някои грешки

Трябва да се обърне внимание PCB дизайн

Заблуда 1: изискванията за дизайн на печатни платки на тази платка не са високи, затова използвайте по -тънък проводник и автоматична кърпа.

Коментирайте: Автоматичното окабеляване трябва да заема по -голяма площ на печатни платки, в същото време, много пъти повече от отвора за ръчно окабеляване, голям в партидни продукти, цената на производителя на печатни платки, като се вземат предвид факторите в допълнение към бизнес факторите, е ширината на линията и броя на отворите, които влияят добивът на печатни платки и консумацията на битов номер, освен разходите на доставчика, също дават цената, за да се намери причината.

ipcb

Мит 2: Тези автобусни сигнали се изтеглят от резистори, за да се чувстват по -сигурни.

Коментари: Сигналите трябва да се изтеглят нагоре и надолу по много причини, но не всички. Издърпайте съпротивлението, за да издърпате нагоре и надолу един входен сигнал, токът е под няколко микроампера, но управляващ сигнал, токът ще достигне милиампери, сега системата често е 32-битовите адресни данни, може да има 244/245 след изолация на шина и друг сигнал, се изтеглят, няколко вата консумация на енергия върху съпротивлението.

Забележки: Ако неизползваният I/O порт е спрян, малко смущения отвън могат да се превърнат във входен сигнал на многократно трептене, а консумацията на енергия на MOS устройствата зависи основно от броя на прелистването на портата. Ако го издърпате нагоре, всеки щифт ще има и микроампер ток, така че най -добрият начин е да го настроите да извежда (разбира се, няма друг задвижван сигнал навън).

Мит 4: В тази FPGA има толкова много врати, така че нека го направим

Коментари: Консумацията на енергия на FGPA е пропорционална на броя на използваните джапанки и броя на флиповете, така че консумацията на енергия на един и същ модел FPGA може да се различава 100 пъти в различни вериги в различно време. Минимизирането на броя на джапанките при висока скорост е основният метод за намаляване на консумацията на енергия от FPGA.

Мит 5: Консумацията на енергия на тези малки чипове е твърде ниска, за да се притеснявате

Коментирайте: ABT16244 консумира по -малко от 1 ma без товар, но неговият индекс е, че всеки щифт може да управлява товар от 60mA (като съпротивление, съответстващо на десетки ома), тоест максималната консумация на енергия от 60*16 = 960mA при пълно натоварване. Разбира се, просто захранващият ток е толкова силен, че топлината пада върху товара.

Мит 6: Има толкова много контролни сигнали в паметта, трябва само да използвам OE и WE сигнали на тази платка, така че данните да излязат много по -бързо при четене.

Коментари: Консумацията на енергия на повечето памет ще бъде повече от 100 пъти по -голяма, когато изборът на чип е ефективен (независимо от OE и WE), отколкото когато изборът на чип не е такъв, така че CS трябва да се използва за контрол на чипа, когато е възможно и ширината на чипа селекционният импулс трябва да бъде намален, доколкото е възможно, ако са изпълнени други изисквания.

Мит 7: Как тези сигнали са прибързани? Стига да е добър мач, той може да бъде елиминиран

Коментари: В допълнение към няколко специфични сигнала (като 100BASE-T, CML), те са превишени, стига да не е много голям, не е задължително да съвпада, дори ако съвпадението не е най-доброто съвпадение. Тъй като изходният импеданс на TTL е по -малък от 50 ома или дори 20 ома, ако при такова голямо съвпадение тяхното съпротивление, токът е много голям, консумацията на енергия е неприемлива и амплитудата на сигнала ще бъде твърде малка, за да се използва, да речем среден изходен сигнал в изходът на високо ниво и нисък изходен импеданс на електроенергия в обикновени времена не е един и същ, също не съвпадат точно. Следователно съвпадението на TTL, LVDS, 422 и други сигнали може да бъде прието, стига да се постигне превишаване.

Мит 8: Намаляването на консумацията на енергия е въпрос на хардуерен персонал, а софтуерът няма нищо общо.

Коментирайте: Хардуерът е само етап, но шоуто е софтуерно, почти всеки чип в достъпа до шината, всяко преобръщане на сигнала е почти контролирано от софтуер. Ако софтуерът може да намали времето за достъп на външна памет (повече използване на регистърни променливи, повече използване на вътрешен CACHE и т.н.), своевременно реагиране на прекъсвания (прекъсванията обикновено са на ниско ниво с ефективност при издърпване) и други специфични мерки за конкретни платки ще допринесат значително за намаляване на консумацията на енергия