ການອອກແບບ PCB ຈະມີຄວາມຜິດພາດບາງຢ່າງ

ຄວນເອົາໃຈໃສ່ PCB ການອອກແບບ

ຄວາມເຂົ້າໃຈຜິດ 1: ຄວາມຕ້ອງການການອອກແບບ PCB ຂອງກະດານນີ້ບໍ່ສູງ, ສະນັ້ນໃຊ້ສາຍບາງແລະຜ້າອັດຕະໂນມັດ.

ຄໍາເຫັນກ່ຽວກັບ: ການຕໍ່ສາຍອັດຕະໂນມັດຕ້ອງຄອບຄອງພື້ນທີ່ PCB ທີ່ໃຫຍ່ກວ່າ, ໃນເວລາດຽວກັນ, ຫຼາຍກວ່າຂຸມສາຍໄຟຄູ່ມື, ມີຜະລິດຕະພັນຂະ ໜາດ ໃຫຍ່, ລາຄາຜູ້ຜະລິດ PCB ພິຈາລະນາປັດໃຈຕ່າງ in ນອກຈາກປັດໃຈທາງທຸລະກິດ, ແມ່ນຄວາມກວ້າງຂອງສາຍແລະຈໍານວນຮູ, ເຊິ່ງມີຜົນກະທົບຕໍ່ ຜົນຜະລິດຂອງ PCB ແລະການບໍລິໂພກຕົວເລກບິດ, ປະຫຍັດຕົ້ນທຶນຂອງຜູ້ສະ ໜອງ, ຍັງໃຫ້ລາຄາເພື່ອຊອກຫາເຫດຜົນ.

ipcb

ຄວາມລຶກລັບ 2: ສັນຍານລົດເມເຫຼົ່ານີ້ຖືກດຶງດ້ວຍຕົວຕ້ານທານເພື່ອໃຫ້ຮູ້ສຶກປອດໄພກວ່າ.

ຄໍາເຫັນ: ສັນຍານຈໍາເປັນຕ້ອງຖືກດຶງຂຶ້ນລົງດ້ວຍເຫດຜົນຫຼາຍຢ່າງ, ແຕ່ບໍ່ແມ່ນທັງthemົດ. ດຶງຄວາມຕ້ານທານເພື່ອດຶງຂຶ້ນແລະລົງສັນຍານປ້ອນເຂົ້າອັນດຽວ, ກະແສຢູ່ລຸ່ມ microamps ສອງສາມອັນ, ແຕ່ສັນຍານຂັບເຄື່ອນ, ກະແສໄຟຟ້າຈະໄປຮອດ milliamperes, ດຽວນີ້ລະບົບມັກຈະເປັນຂໍ້ມູນທີ່ຢູ່ 32-bit, ອາດຈະມີ 244/245 ຫຼັງຈາກນັ້ນ. ການໂດດດ່ຽວຂອງລົດເມແລະສັນຍານອື່ນ,, ຖືກດຶງ, ການໃຊ້ພະລັງງານສອງສາມວັດຕໍ່ກັບຄວາມຕ້ານທານ.

ຄຳ ເຫັນ: ຖ້າພອດ I/O ທີ່ບໍ່ໄດ້ໃຊ້ຖືກໂຈະ, ການແຊກແຊງເລັກນ້ອຍຈາກພາຍນອກອາດຈະກາຍເປັນສັນຍານເຂົ້າຂອງການສັ່ນສະເທືອນຊ້ ຳ,, ແລະການໃຊ້ພະລັງງານຂອງອຸປະກອນ MOS ໂດຍພື້ນຖານແມ່ນຂຶ້ນກັບ ຈຳ ນວນການເປີດປະຕູ. ຖ້າເຈົ້າດຶງມັນຂຶ້ນມາ, ເຂັມແຕ່ລະອັນຈະມີ microamperes ຂອງກະແສຄືກັນ, ສະນັ້ນວິທີທີ່ດີທີ່ສຸດຄືການຕັ້ງມັນໃຫ້ເປັນຜົນອອກມາ (ແນ່ນອນ, ບໍ່ມີສັນຍານຂັບເຄື່ອນອື່ນຢູ່ທາງນອກ).

ຄວາມລຶກລັບ 4: ມີປະຕູຫຼາຍອັນເຫຼືອຢູ່ໃນ FPGA ນີ້, ສະນັ້ນໃຫ້ພວກເຮົາເຮັດມັນ

ຄໍາເຫັນ: ການໃຊ້ພະລັງງານຂອງ FGPA ແມ່ນເປັນສັດສ່ວນກັບຈໍານວນຂອງ flip-flops ທີ່ນໍາໃຊ້ແລະຈໍານວນຂອງ flips, ສະນັ້ນການໃຊ້ພະລັງງານຂອງ FPGA ຮູບແບບດຽວກັນອາດຈະແຕກຕ່າງກັນ 100 ເທື່ອໃນວົງຈອນຕ່າງ different ໃນເວລາທີ່ແຕກຕ່າງກັນ. ການຫຼຸດຈໍານວນເກີບແຕະທີ່ມີຄວາມໄວສູງໃຫ້ນ້ອຍທີ່ສຸດແມ່ນວິທີພື້ນຖານເພື່ອຫຼຸດການໃຊ້ພະລັງງານຂອງ FPGA ລົງ.

ຄວາມລຶກລັບ 5: ການໃຊ້ພະລັງງານຂອງຊິບນ້ອຍ small ເຫຼົ່ານີ້ຕໍ່າເກີນໄປທີ່ຈະເປັນຫ່ວງ

ຄໍາເຫັນກ່ຽວກັບ: ABT16244 ໃຊ້ພະລັງງານ ໜ້ອຍ ກວ່າ 1 ma ໂດຍບໍ່ມີການໂຫຼດ, ແຕ່ດັດຊະນີຂອງມັນແມ່ນວ່າ pin ແຕ່ລະອັນສາມາດເຮັດໃຫ້ມີການໂຫຼດ 60mA (ເຊັ່ນ: ຄວາມຕ້ານທານທີ່ກົງກັບສິບ ohm), ນັ້ນແມ່ນ, ການໃຊ້ພະລັງງານສູງສຸດ 60*16 = 960mA ເຕັມທີ່. ໂຫຼດ. ແນ່ນອນ, ມັນເປັນພຽງແຕ່ກະແສໄຟຟ້າທີ່ແຮງຫຼາຍເທົ່ານັ້ນທີ່ຄວາມຮ້ອນຫຼຸດລົງໃນເວລາໂຫຼດ.

ນິທານທີ 6: ມີສັນຍານຄວບຄຸມຫຼາຍຢູ່ໃນ ໜ່ວຍ ຄວາມຈໍາ, ຂ້ອຍຕ້ອງການໃຊ້ສັນຍານ OE ແລະ WE ຢູ່ເທິງກະດານ ໜ່ວຍ ນີ້ເທົ່ານັ້ນ, ສະນັ້ນຂໍ້ມູນຈະອອກມາໄວຂຶ້ນຫຼາຍເມື່ອອ່ານ.

ຄໍາເຫັນ: ການໃຊ້ພະລັງງານຂອງ ໜ່ວຍ ຄວາມຈໍາສ່ວນຫຼາຍຈະຫຼາຍກວ່າ 100 ເທົ່າເມື່ອການເລືອກຊິບມີປະສິດທິພາບ (ໂດຍບໍ່ຄໍານຶງເຖິງ OE ແລະ WE) ຫຼາຍກວ່າເມື່ອການເລືອກຊິບບໍ່ຢູ່, ສະນັ້ນຄວນໃຊ້ CS ເພື່ອຄວບຄຸມຊິບທຸກຄັ້ງທີ່ເປັນໄປໄດ້ແລະຄວາມກວ້າງຂອງຊິບ ຄວນເລືອກ ກຳ ມະຈອນຫຼຸດລົງເທົ່າທີ່ເປັນໄປໄດ້ຖ້າມີຄວາມຕ້ອງການອື່ນ other.

ຄວາມລຶກລັບ 7: ສັນຍານເຫຼົ່ານີ້ຖືກຟ້າວແລ່ນໄປແນວໃດ? ຕາບໃດທີ່ມັນເປັນການແຂ່ງຂັນທີ່ດີ, ມັນສາມາດລົບລ້າງໄດ້

ຄຳ ເຫັນ: ນອກ ເໜືອ ໄປຈາກສັນຍານສະເພາະ ຈຳ ນວນ ໜຶ່ງ (ເຊັ່ນ: 100BASE-T, CML), ມີຄວາມໄວເກີນໄປ, ຕາບໃດທີ່ມັນບໍ່ໃຫຍ່ຫຼາຍ, ບໍ່ ຈຳ ເປັນຕ້ອງມີການຈັບຄູ່, ເຖິງແມ່ນວ່າການຈັບຄູ່ບໍ່ແມ່ນຄູ່ແຂ່ງຂັນທີ່ດີທີ່ສຸດກໍ່ຕາມ. ເນື່ອງຈາກຄວາມຕ້ານທານຂອງຜົນຜະລິດ TTL ໜ້ອຍ ກວ່າ 50 ohms, ຫຼືແມ້ກະທັ້ງ 20 ohm, ຖ້າຢູ່ໃນຄວາມຕ້ານທານຂອງພວກມັນໃຫຍ່, ປະຈຸບັນແມ່ນໃຫຍ່ຫຼາຍ, ການໃຊ້ພະລັງງານແມ່ນບໍ່ສາມາດຍອມຮັບໄດ້, ແລະຄວາມກວ້າງຂອງສັນຍານຈະນ້ອຍເກີນໄປທີ່ຈະໃຊ້, ເວົ້າວ່າສັນຍານຜົນຜະລິດສະເລ່ຍໃນ ຜົນຜະລິດຂອງລະດັບສູງແລະຄວາມຕ້ານທານຂອງການຜະລິດໄຟຟ້າຕ່ ຳ ໃນເວລາ ທຳ ມະດາບໍ່ຄືກັນ, ຍັງບໍ່ກົງກັນແທ້. ດັ່ງນັ້ນ, ການຈັບຄູ່ TTL, LVDS, 422 ແລະສັນຍານອື່ນສາມາດຍອມຮັບໄດ້ຕາບໃດທີ່ຍັງມີການຫຼອກລວງເກີນໄປ.

ຄວາມລຶກລັບ 8: ການຫຼຸດຜ່ອນການໃຊ້ພະລັງງານແມ່ນເປັນເລື່ອງຂອງບຸກຄະລາກອນຮາດແວ, ແລະຊອບແວບໍ່ມີຫຍັງເຮັດ.

ຄໍາເຫັນກ່ຽວກັບ: ຮາດແວເປັນພຽງແຕ່ຂັ້ນຕອນ, ແຕ່ການສະແດງແມ່ນຊອບແວ, ເກືອບທຸກຊິບໃນການເຂົ້າເຖິງລົດເມ, ທຸກ fl ການຫັນສັນຍານເກືອບຈະຖືກຄວບຄຸມໂດຍຊອບແວ. ຖ້າຊອບແວສາມາດຫຼຸດຜ່ອນເວລາເຂົ້າຫາ ໜ່ວຍ ຄວາມຈໍາພາຍນອກ (ການນໍາໃຊ້ຕົວປ່ຽນທະບຽນຫຼາຍຂຶ້ນ, ການໃຊ້ CACHE ພາຍໃນຫຼາຍຂຶ້ນ, ແລະອື່ນ)), ການຕອບສະ ໜອງ ໃຫ້ທັນເວລາຕໍ່ກັບການຂັດຂວາງ (ການຂັດຂວາງໂດຍປົກກະຕິແລ້ວແມ່ນມີປະສິດທິພາບຕໍ່າກັບການຕໍ່ຕ້ານການດຶງ) ແລະມາດຕະການສະເພາະອື່ນ for ສໍາລັບ ກະດານສະເພາະຈະປະກອບສ່ວນອັນໃຫຍ່ຫຼວງໃຫ້ກັບການຫຼຸດການໃຊ້ພະລັງງານ