Desain PCB akan memiliki beberapa kesalahan

Perhatian harus diberikan kepada PCB disain

Kesalahpahaman 1: persyaratan desain PCB papan ini tidak tinggi, jadi gunakan kawat tipis dan kain otomatis.

Berkomentar tentang: Kabel otomatis harus menempati area PCB yang lebih besar, pada saat yang sama, berkali-kali lebih banyak daripada lubang kabel manual, produk batch besar, harga produsen PCB mempertimbangkan faktor selain faktor bisnis, adalah lebar garis dan jumlah lubang, yang mempengaruhi hasil PCB dan konsumsi nomor bit, menghemat biaya pemasok, juga memberikan harga untuk menemukan alasannya.

ipcb

Mitos 2: Sinyal bus ini ditarik oleh resistor agar terasa lebih aman.

Komentar: Sinyal perlu ditarik ke atas dan ke bawah karena berbagai alasan, tetapi tidak semuanya. Tarik resistensi untuk menarik ke atas dan ke bawah sinyal input tunggal, arus di bawah beberapa microamps, tapi sinyal mengemudi, arus akan mencapai miliampere, sekarang sistem sering data alamat 32-bit, mungkin ada 244/245 setelah isolasi bus dan sinyal lainnya, ditarik, beberapa watt konsumsi daya pada perlawanan.

Komentar: Jika port I/O yang tidak digunakan ditangguhkan, sedikit gangguan dari luar dapat menjadi sinyal input dari osilasi berulang, dan konsumsi daya perangkat MOS pada dasarnya tergantung pada jumlah gerbang membalik. Jika Anda menariknya ke atas, setiap pin juga akan memiliki arus mikroampere, jadi cara terbaik adalah mengaturnya ke output (tentu saja, tidak ada sinyal lain yang digerakkan di luar).

Mitos 4: Ada begitu banyak pintu yang tersisa di FPGA ini, jadi mari kita lakukan

Komentar: Konsumsi daya FGPA sebanding dengan jumlah flip-flop yang digunakan dan jumlah flip, sehingga konsumsi daya dari model FPGA yang sama mungkin berbeda 100 kali di sirkuit yang berbeda pada waktu yang berbeda. Meminimalkan jumlah flip-flop pada kecepatan tinggi adalah metode mendasar untuk mengurangi konsumsi daya FPGA.

Mitos 5: Konsumsi daya chip kecil ini terlalu rendah untuk dikhawatirkan

Berkomentar tentang: ABT16244 mengkonsumsi kurang dari 1 ma tanpa beban, tetapi indeksnya adalah bahwa setiap pin dapat menggerakkan beban 60mA (seperti resistansi yang cocok dengan puluhan ohm), yaitu, konsumsi daya maksimum 60*16=960mA secara penuh memuat. Tentu saja, hanya saja arus listriknya begitu kuat sehingga panasnya jatuh pada beban.

Mitos 6: Ada begitu banyak sinyal kontrol di memori, saya hanya perlu menggunakan sinyal OE dan WE di papan ini, sehingga data akan keluar lebih cepat saat membaca.

Komentar: Konsumsi daya sebagian besar memori akan lebih dari 100 kali lebih besar saat pemilihan chip efektif (terlepas dari OE dan WE) daripada saat pemilihan chip tidak, jadi CS harus digunakan untuk mengontrol chip bila memungkinkan dan lebar chip pulsa seleksi harus dikurangi sejauh mungkin jika persyaratan lain terpenuhi.

Mitos 7: Bagaimana sinyal-sinyal ini diburu-buru? Selama itu cocok, itu bisa dihilangkan

Komentar: Selain beberapa sinyal tertentu (seperti 100BASE-T, CML), overshot, asalkan tidak terlalu besar, tidak perlu cocok, bahkan jika kecocokannya bukan yang terbaik. Karena impedansi keluaran TTL kurang dari 50 ohm, atau bahkan 20 ohm, jika dalam perlawanan besar seperti itu, arusnya sangat besar, konsumsi daya tidak dapat diterima, dan amplitudo sinyal akan terlalu kecil untuk digunakan, katakanlah sinyal keluaran rata-rata dalam output tingkat tinggi dan impedansi output rendah listrik pada waktu biasa tidak sama, juga tidak sama persis. Oleh karena itu, pencocokan TTL, LVDS, 422 dan sinyal lainnya dapat diterima selama overshoot tercapai.

Mitos 8: Mengurangi konsumsi daya adalah masalah personel perangkat keras, dan perangkat lunak tidak ada hubungannya.

Berkomentar tentang: Perangkat keras hanyalah sebuah panggung, tetapi pertunjukannya adalah perangkat lunak, hampir setiap chip pada akses bus, setiap flip sinyal hampir dikendalikan oleh perangkat lunak. Jika perangkat lunak dapat mengurangi waktu akses memori eksternal (lebih banyak menggunakan variabel register, lebih banyak menggunakan CACHE internal, dll.), respons tepat waktu terhadap interupsi (interupsi biasanya efektif tingkat rendah dengan resistensi pull-up) dan tindakan spesifik lainnya untuk papan tertentu akan memberikan kontribusi besar pada pengurangan konsumsi daya