Desain PCB bakal duwe sawetara kesalahan

Manungsa waé kudu mbayar PCB desain

Kesalahpahaman 1: persyaratan desain PCB ing papan iki ora dhuwur, mula nganggo kabel sing luwih tipis lan kain otomatis.

Komentar babagan: Kabel otomatis kudu ngrebut area PCB sing luwih gedhe, sekaligus luwih akeh tinimbang bolongan kabel manual, akeh produk batch, rega pabrike PCB ngelingi faktor saliyane faktor bisnis, yaiku jembaré garis lan jumlah bolongan, sing mengaruhi pangasilan PCB lan konsumsi nomer bit, ngirit biaya pemasok, uga menehi rega kanggo nemokake sebabe.

ipcb

Mitos 2: Sinyal bis iki ditarik dening resistor supaya luwih aman.

Komentar: Sinyal kudu ditarik munggah lan mudhun amarga akeh sebab, nanging ora kabeh. Tarik resistensi kanggo narik munggah lan mudhun sinyal input, saiki ana ing sangisore sawetara microamp, nanging sinyal sing nyopir, saiki bakal tekan milliamperes, saiki sistem asring dadi data alamat 32-bit, bisa uga ana 244/245 sawise isolasi bis lan sinyal liyane, ditarik, sawetara konsumsi daya watt ing resistensi.

Komentar: Yen port I / O sing ora digunakake dilereni, sawetara gangguan saka njaba bisa dadi sinyal input osilasi bola-bali, lan konsumsi daya piranti MOS umume gumantung saka jumlah flipping gerbang. Yen sampeyan ditarik, saben pin uga duwe microamperes arus, dadi cara paling apik yaiku nyetel output (mesthine ora ana sinyal sing didorong liyane ing njaba).

Mitos 4: Akeh lawang sing isih ana ing FPGA iki, mula ayo rampung

Komentar: Konsumsi daya FGPA sebanding karo jumlah sandal jepit sing digunakake lan jumlah sandal, mula konsumsi daya modhele FPGA sing padha bisa beda-beda kaping 100 ing sirkuit sing beda-beda ing wektu sing beda. Nyilikake jumlah sandal jepit kanthi kacepetan dhuwur minangka cara dhasar kanggo nyuda konsumsi daya FPGA.

Mitos 5: Konsumsi listrik saka chip cilik kasebut ora kuwat kuwatir

Komentar babagan: ABT16244 nganggo kurang saka 1 ma tanpa momotan, nanging indeks yaiku saben pin bisa nyetir beban 60mA (kayata resistensi sing cocog karo puluhan ohm), yaiku konsumsi daya maksimal 60 * 16 = 960mA kanthi lengkap momotan Mesthi wae, mung saiki aliran listrik sing kuwat mula panase saya mudhun.

Mitos 6: Ana akeh sinyal kontrol ing memori, aku mung kudu nggunakake sinyal OE lan WE ing papan iki, supaya data bakal luwih cepet metu nalika maca.

Komentar: Konsumsi daya paling akeh memori bakal luwih saka 100 kali luwih gedhe nalika pemilihan chip efektif (ora preduli OE lan KAMI) tinimbang nalika pemilihan chip ora, mula CS kudu digunakake kanggo ngontrol chip kapan wae lan jembaré chip pulsa seleksi kudu dikurangi nganti bisa yen sarat liyane wis dipenuhi.

Mitos 7: Kepiye sinyal kasebut cepet-cepet digawe? Anggere cocog banget, bisa diilangi

Komentar: Saliyane sawetara sinyal tartamtu (kayata 100BASE-T, CML), overhot, angger ora amba, ora kudu cocog, sanajan pertandingan kasebut ora cocog. Amarga impedansi output TTL kurang saka 50 ohm, utawa malah 20 ohm, yen cocog banget karo resistensi, arus gedhe banget, konsumsi listrik ora bisa ditampa, lan amplitudo sinyal bakal sithik banget digunakake, ujare sinyal output rata-rata ing output impedansi listrik tingkat dhuwur lan output sithik ing wektu biasa ora padha, uga ora cocog persis. Mula, pencocokan TTL, LVDS, 422 lan sinyal liyane bisa ditampa anggere overshoot digayuh.

Mitos 8: Ngurangi konsumsi daya minangka masalah karo personel perangkat keras, lan piranti lunak ora ana gandhengane.

Komentar babagan: Hardware mung minangka panggung, nanging acara kasebut minangka piranti lunak, meh kabeh chip ing akses bis, saben sandal sinyal meh dikontrol dening piranti lunak. Yen piranti lunak bisa nyuda wektu akses memori eksternal (luwih akeh nggunakake variabel register, luwih akeh nggunakake CACHE internal, lsp.), Tanggepan pas wektune kanggo gangguan (interupsi biasane kurang efektif kanthi resistensi tarik) lan langkah-langkah khusus liyane kanggo papan tartamtu bakal menehi kontribusi gedhe kanggo nyuda konsumsi daya