site logo

PCB ડિઝાઇનમાં કેટલીક ભૂલો હશે

ધ્યાન આપવું જોઈએ પીસીબી ડિઝાઇન

ગેરસમજ 1: આ બોર્ડની PCB ડિઝાઇન જરૂરિયાતો વધારે નથી, તેથી પાતળા વાયર અને ઓટોમેટિક કાપડનો ઉપયોગ કરો.

ના પર ટીપ્પણી કરો: ઓટોમેટિક વાયરિંગને મોટા PCB વિસ્તાર પર કબજો કરવો જ જોઇએ, તે જ સમયે, મેન્યુઅલ વાયરિંગ હોલ કરતા અનેક ગણો વધારે, બેચ પ્રોડક્ટ્સમાં મોટો, વ્યાપારી પરિબળો ઉપરાંત પરિબળોને ધ્યાનમાં લેતા PCB ઉત્પાદક કિંમત, રેખા પહોળાઈ અને છિદ્રોની સંખ્યા, જે અસર કરે છે પીસીબીની ઉપજ અને બીટ નંબરનો વપરાશ, સપ્લાયરનો ખર્ચ બચાવો, કારણ શોધવા માટે કિંમત પણ આપો.

ipcb

માન્યતા 2: સલામત લાગે તે માટે આ બસ સિગ્નલોને રેઝિસ્ટર દ્વારા ખેંચવામાં આવે છે.

ટિપ્પણીઓ: સિગ્નલોને ઘણા કારણોસર ઉપર અને નીચે ખેંચવાની જરૂર છે, પરંતુ તે બધા નહીં. સિંગલ ઇનપુટ સિગ્નલને ઉપર અને નીચે ખેંચવા માટે પ્રતિકાર ખેંચો, વર્તમાન કેટલાક માઇક્રોએમ્પ્સની નીચે છે, પરંતુ ડ્રાઇવિંગ સિગ્નલ, વર્તમાન મિલીએમ્પિયર્સ સુધી પહોંચશે, હવે સિસ્ટમ ઘણીવાર 32-બીટ એડ્રેસ ડેટા છે, ત્યાં 244/245 હોઈ શકે છે બસ અને અન્ય સિગ્નલને અલગ પાડવામાં આવે છે, પ્રતિકાર પર વીજ વપરાશના થોડા વોટ.

ટિપ્પણીઓ: જો બિનઉપયોગી I/O પોર્ટ સસ્પેન્ડ કરવામાં આવે છે, તો બહારથી થોડો હસ્તક્ષેપ પુનરાવર્તિત ઓસિલેશનનો ઇનપુટ સંકેત બની શકે છે, અને એમઓએસ ઉપકરણોનો વીજ વપરાશ મૂળભૂત રીતે ગેટ ફ્લિપિંગની સંખ્યા પર આધારિત છે. જો તમે તેને ખેંચો છો, તો દરેક પિનમાં માઇક્રોએમ્પીયર કરંટ પણ હશે, તેથી તેને આઉટપુટ પર સેટ કરવાનો શ્રેષ્ઠ રસ્તો છે (અલબત્ત, બહારનો અન્ય કોઇ સિગ્નલ નથી).

માન્યતા 4: આ FPGA માં ઘણા બધા દરવાજા બાકી છે, તો ચાલો તે કરીએ

ટિપ્પણીઓ: એફજીપીએનો વીજ વપરાશ ફ્લિપ-ફ્લોપની સંખ્યા અને ફ્લિપ્સની સંખ્યાના પ્રમાણમાં છે, તેથી એક જ એફપીજીએ મોડેલનો વીજ વપરાશ અલગ અલગ સમયે વિવિધ સર્કિટમાં 100 ગણો અલગ હોઈ શકે છે. એફપીજીએ પાવર વપરાશ ઘટાડવા માટે હાઇ સ્પીડ પર ફ્લિપ-ફ્લોપની સંખ્યા ઘટાડવી એ મૂળભૂત પદ્ધતિ છે.

માન્યતા 5: આ નાની ચિપ્સનો વીજ વપરાશ ચિંતા કરવા માટે ખૂબ ઓછો છે

ના પર ટીપ્પણી કરો: ABT16244 લોડ વગર 1 ma કરતા ઓછો વપરાશ કરે છે, પરંતુ તેનું અનુક્રમણિકા એ છે કે દરેક પિન 60mA (જેમ કે ઓહ્મ સાથે પ્રતિકાર મેળ ખાતા દસ) નો ભાર ચલાવી શકે છે, એટલે કે 60*16 = 960mA નો મહત્તમ વીજ વપરાશ ભાર. અલબત્ત, તે માત્ર એટલું જ છે કે વીજપ્રવાહ એટલો મજબૂત છે કે ગરમી લોડ પર પડી રહી છે.

માન્યતા 6: મેમરીમાં ઘણા નિયંત્રણ સંકેતો છે, મારે ફક્ત આ બોર્ડ પર OE અને WE સિગ્નલોનો ઉપયોગ કરવાની જરૂર છે, જેથી વાંચતી વખતે ડેટા વધુ ઝડપથી બહાર આવે.

ટિપ્પણીઓ: જ્યારે ચિપ પસંદગી ન હોય ત્યારે ચિપ પસંદગી અસરકારક હોય ત્યારે (OE અને WE ને ધ્યાનમાં લીધા વગર) મોટાભાગની મેમરીનો વીજ વપરાશ 100 ગણો વધારે હશે, તેથી જ્યારે પણ શક્ય હોય અને ચિપની પહોળાઈને નિયંત્રિત કરવા માટે CS નો ઉપયોગ કરવો જોઈએ. જો અન્ય જરૂરિયાતો પૂરી કરવામાં આવે તો પસંદગીની પલ્સ શક્ય હોય ત્યાં સુધી ઘટાડવી જોઈએ.

માન્યતા 7: આ સંકેતો કેવી રીતે ઉતાવળ કરવામાં આવી છે? જ્યાં સુધી તે સારી મેચ છે, તેને દૂર કરી શકાય છે

ટિપ્પણીઓ: કેટલાક ચોક્કસ સંકેતો ઉપરાંત (જેમ કે 100BASE-T, CML), ઓવરશોટ છે, જ્યાં સુધી તે ખૂબ મોટું ન હોય ત્યાં સુધી, જો મેચ શ્રેષ્ઠ મેચ ન હોય તો પણ મેચ કરવાની જરૂર નથી. ટીટીએલ આઉટપુટ અવબાધ 50 ઓહ્મ, અથવા 20 ઓહ્મથી ઓછું હોવાને કારણે, જો આટલી મોટી મેચમાં તેમનો પ્રતિકાર, વર્તમાન ખૂબ મોટો છે, વીજ વપરાશ અસ્વીકાર્ય છે, અને સિગ્નલ કંપનવિસ્તાર વાપરવા માટે ખૂબ નાનો હશે, સરેરાશ આઉટપુટ સિગ્નલ કહે છે સામાન્ય સમયે વીજળીના ઉચ્ચ સ્તર અને નીચા ઉત્પાદનની અવબાધ સમાન નથી, તે પણ બરાબર મેળ ખાતી નથી. તેથી, ટીટીએલ, એલવીડીએસ, 422 અને અન્ય સંકેતોની મેળ ખાતી સ્વીકારી શકાય છે જ્યાં સુધી ઓવરશૂટ પ્રાપ્ત થાય.

માન્યતા 8: વીજ વપરાશ ઘટાડવો એ હાર્ડવેર કર્મચારીઓની બાબત છે, અને સોફ્ટવેરને કરવાનું કંઈ નથી.

ના પર ટીપ્પણી કરો: હાર્ડવેર માત્ર એક સ્ટેજ છે, પરંતુ શો સોફ્ટવેર છે, બસ એક્સેસ પર લગભગ દરેક ચિપ, દરેક સિગ્નલ ફ્લિપ લગભગ સોફ્ટવેર દ્વારા નિયંત્રિત થાય છે. જો સ softwareફ્ટવેર બાહ્ય મેમરીના timesક્સેસ સમયને ઘટાડી શકે છે (રજિસ્ટર ચલોનો વધુ ઉપયોગ, આંતરિક કેશનો વધુ ઉપયોગ, વગેરે), વિક્ષેપોને સમયસર પ્રતિસાદ (વિક્ષેપો સામાન્ય રીતે પુલ-અપ પ્રતિકાર સાથે નીચા સ્તર અસરકારક હોય છે) અને અન્ય ચોક્કસ પગલાં ચોક્કસ બોર્ડ વીજ વપરાશ ઘટાડવામાં મોટો ફાળો આપશે