El diseño de PCB tendrá algunos errores

Se debe prestar atención a PCB premium

Concepto erróneo 1: los requisitos de diseño de PCB de esta placa no son altos, por lo tanto, use un cable más delgado y un paño automático.

Comenta sobre: El cableado automático debe ocupar un área de PCB más grande, al mismo tiempo, muchas veces más que el orificio de cableado manual, grandes en productos por lotes, el precio del fabricante de PCB considerando los factores además de los factores comerciales, es el ancho de línea y el número de orificios, que afectan el rendimiento de PCB y el consumo de número de bits, ahorra el costo del proveedor, también da el precio para encontrar la razón.

ipcb

Mito 2: Estas señales de bus son impulsadas por resistencias para sentirse más seguro.

Comentarios: Las señales deben subirse y bajarse por muchas razones, pero no todas. Tire de la resistencia para subir y bajar una sola señal de entrada, la corriente está por debajo de unos pocos microamperios, pero una señal de conducción, la corriente alcanzará miliamperios, ahora el sistema suele ser la dirección de datos de 32 bits, puede haber 244/245 después aislamiento de bus y otra señal, se tiran, unos vatios de consumo de energía sobre la resistencia.

Comentarios: Si el puerto de E / S no utilizado está suspendido, una pequeña interferencia del exterior puede convertirse en la señal de entrada de oscilación repetida, y el consumo de energía de los dispositivos MOS depende básicamente del número de cambios de puerta. Si lo levanta, cada pin también tendrá microamperios de corriente, por lo que la mejor manera es configurarlo para que emita (por supuesto, ninguna otra señal impulsada afuera).

Mito 4: Quedan tantas puertas en este FPGA, así que hagámoslo

Comentarios: El consumo de energía de FGPA es proporcional al número de flip-flops utilizados y al número de flip-flops, por lo que el consumo de energía del mismo modelo FPGA puede diferir 100 veces en diferentes circuitos en diferentes momentos. Minimizar el número de flip-flops a alta velocidad es el método fundamental para reducir el consumo de energía FPGA.

Mito 5: el consumo de energía de estos pequeños chips es demasiado bajo para preocuparse

Comenta sobre: Un ABT16244 consume menos de 1 ma sin carga, pero su índice es que cada pin puede conducir una carga de 60 mA (como una resistencia que coincide con decenas de ohmios), es decir, el consumo máximo de energía de 60 * 16 = 960 mA al máximo carga. Por supuesto, es solo que la corriente de alimentación es tan fuerte que el calor cae sobre la carga.

Mito 6: Hay tantas señales de control en la memoria, solo necesito usar señales OE y WE en esta placa, para que los datos salgan mucho más rápido al leer.

Comentarios: El consumo de energía de la mayoría de la memoria será más de 100 veces mayor cuando la selección del chip es efectiva (independientemente de OE y WE) que cuando la selección del chip no lo es, por lo que se debe usar CS para controlar el chip siempre que sea posible y el ancho del chip. El pulso de selección debe reducirse tanto como sea posible si se cumplen otros requisitos.

Mito 7: ¿Cómo se han apresurado estas señales? Siempre que sea una buena combinación, se puede eliminar.

Comentarios: Además de algunas señales específicas (como 100BASE-T, CML), se sobrepasan, siempre que no sea muy grande, no es necesario que coincida, incluso si la coincidencia no es la mejor. Como la impedancia de salida TTL es inferior a 50 ohmios, o incluso 20 ohmios, si su resistencia es tan grande, la corriente es muy grande, el consumo de energía es inaceptable y la amplitud de la señal será demasiado pequeña para usar, digamos la señal de salida promedio en la salida de alto nivel y baja impedancia de salida de electricidad en tiempos normales no es la misma, tampoco coincide exactamente. Por lo tanto, se puede aceptar la coincidencia de TTL, LVDS, 422 y otras señales siempre que se logre el sobreimpulso.

Mito 8: Reducir el consumo de energía es una cuestión de personal de hardware y el software no tiene nada que ver.

Comenta sobre: El hardware es solo un escenario, pero el espectáculo es software, casi todos los chips en el acceso al bus, cada cambio de señal está casi controlado por software. Si el software puede reducir los tiempos de acceso a la memoria externa (más uso de variables de registro, más uso de CACHE interno, etc.), respuesta oportuna a las interrupciones (las interrupciones suelen ser de bajo nivel efectivo con resistencia pull-up) y otras medidas específicas para Los tableros específicos harán grandes contribuciones a la reducción del consumo de energía.