Pale sou fason pou fè yon tablo PCB soti nan senk aspè

Tout moun konnen sa pou fè yon Komisyon Konsèy PCB se vire yon dyagram schematic ki fèt nan yon tablo sikwi PCB reyèl. Tanpri pa souzèstime pwosesis sa a. Gen anpil bagay ki travay nan prensip men yo difisil pou reyalize nan jeni, oswa Sa lòt moun ka reyalize, lòt moun pa kapab. Se poutèt sa, li pa difisil pou fè yon tablo PCB, men li pa fasil pou fè yon tablo PCB byen.

ipcb

De gwo difikilte nan domèn mikwo-elektwonik yo se pwosesis siyal wo-frekans ak siyal fèb. Nan sans sa a, nivo pwodiksyon PCB se patikilyèman enpòtan. Menm konsepsyon prensip, menm konpozan yo, ak PCB ki te pwodwi pa diferan moun gen rezilta diferan. , Lè sa a, ki jan nou ka fè yon bon tablo PCB? Dapre eksperyans nou sot pase yo, mwen ta renmen pale sou opinyon mwen sou aspè sa yo:

1. Objektif konsepsyon yo dwe klè

Lè w ap resevwa yon travay konsepsyon, nou dwe premye klarifye objektif konsepsyon li yo, si li se yon tablo PCB òdinè, yon tablo PCB segondè-frekans, yon tablo PCB pwosesis ti siyal, oswa yon tablo PCB ak tou de frekans segondè ak ti pwosesis siyal. Si se yon tablo PCB òdinè, osi lontan ke layout ak fil elektrik yo rezonab ak pwòp, ak dimansyon mekanik yo egzat, si gen liy chaj mwayen ak liy long, sèten mezi yo dwe itilize diminye chaj la, ak long la. liy dwe ranfòse kondwi, ak konsantre a se anpeche refleksyon liy long.

Lè gen liy siyal sou 40MHz sou tablo a, yo ta dwe fè konsiderasyon espesyal sou liy siyal sa yo, tankou diafonis ant liy yo. Si frekans lan pi wo, pral gen restriksyon pi sevè sou longè fil elektrik la. Dapre teyori rezo a nan paramèt distribiye, entèraksyon ki genyen ant sikwi gwo vitès ak fil elektrik yo se yon faktè desizif epi yo pa ka inyore nan konsepsyon sistèm. Kòm vitès transmisyon pòtay la ogmante, opozisyon an sou liy siyal yo ap ogmante kòmsadwa, ak diafonis ki genyen ant liy siyal adjasan yo ap ogmante pwopòsyonèlman. Anjeneral, konsomasyon pouvwa a ak dissipation chalè nan sikui gwo vitès yo tou trè gwo, kidonk nou ap fè PCB gwo vitès. Yo ta dwe peye ase atansyon.

Lè gen milivolt oswa menm nivo mikrovolt siyal fèb sou tablo a, liy siyal sa yo bezwen atansyon espesyal. Ti siyal yo twò fèb epi yo trè sansib a entèferans nan lòt siyal fò. Mezi pwoteksyon yo souvan nesesè, otreman yo pral redwi anpil rapò siyal-a-bri. Kòm yon rezilta, siyal itil la submerged pa bri epi yo pa ka ekstrè efektivman.

The commissioning of the board should also be considered in the design stage. The physical location of the test point, the isolation of the test point and other factors cannot be ignored, because some small signals and high-frequency signals cannot be directly added to the probe for measurement.

In addition, other related factors should be considered, such as the number of layers of the board, the package shape of the components used, and the mechanical strength of the board. Before making a PCB board, you must have a good idea of ​​the design goals for the design.

2. Understand the requirements of layout and routing for the functions of the components used

Nou konnen ke kèk konpozan espesyal gen kondisyon espesyal nan layout ak fil elektrik, tankou anplifikatè siyal analòg yo itilize pa LOTI ak APH. Anplifikatè siyal analòg yo mande pou pouvwa ki estab ak ti rid. Kenbe pati analòg ti siyal la pi lwen aparèy pouvwa a ke posib. Sou tablo OTI a, ti pati anplifikasyon siyal la tou espesyalman ekipe ak yon plak pwotèj pou pwoteje entèferans elektwomayetik ki pèdi a. Chip GLINK yo itilize sou tablo NTOI a sèvi ak teknoloji ECL, ki konsome anpil pouvwa ak jenere chalè. Konsiderasyon espesyal yo dwe bay pwoblèm nan dissipation chalè nan layout la. Si yo itilize dissipation chalè natirèl, yo dwe mete chip GLINK la nan yon kote ki gen sikilasyon lè relativman lis. , Ak chalè a gaye pa ka gen yon gwo enpak sou lòt chips. Si tablo a ekipe ak moun kap pale oswa lòt aparèy ki gen gwo pouvwa, li ka lakòz polisyon grav nan ekipman pou pouvwa a. Pwen sa a ta dwe tou pran oserye.

Three, consideration of component layout

Premye faktè ki dwe konsidere nan Layout eleman yo se pèfòmans elektrik. Mete konpozan ak koneksyon sere ansanm otank posib, espesyalman pou kèk liy gwo vitès, fè yo pi kout ke posib pandan layout, siyal pouvwa ak ti konpozan siyal Pou yo separe. Sou sit la nan satisfè pèfòmans sikwi a, eleman yo dwe mete nètman ak trè byen, epi fasil pou teste. Gwosè mekanik tablo a ak kote priz la dwe konsidere tou ak anpil atansyon.

Tè a ak tan an reta transmisyon sou liy lan entèkoneksyon nan sistèm nan gwo vitès yo tou se premye faktè yo dwe konsidere nan konsepsyon sistèm lan. Tan transmisyon sou liy siyal la gen yon gwo enfliyans sou vitès sistèm jeneral la, espesyalman pou sikui ECL gwo vitès. Malgre ke blòk sikwi entegre nan tèt li trè vit, li se akòz itilize nan liy entèkonekte òdinè sou backplane la (longè a nan chak liy 30cm se sou kantite lajan an reta nan 2ns) ogmante tan an reta, sa ki ka redwi anpil vitès sistèm lan. . Tankou rejis chanjman, kontè synchrone ak lòt konpozan k ap travay synchrone yo pi byen plase sou menm tablo ploge nan, paske tan an reta transmisyon nan siyal la revèy nan diferan tablo ploge nan se pa egal, ki ka lakòz rejis la chanjman yo pwodwi yon gwo erè. Sou yon sèl tablo, kote senkronizasyon se kle a, longè liy revèy ki konekte nan sous revèy komen ak tablo ploge yo dwe egal.