Besh jihatdan tenglikni taxtasini qanday qilish haqida gapiring

Buni hamma biladi PCB kartasi ishlab chiqilgan sxematik diagrammani haqiqiy PCB elektron plataga aylantirishdir. Iltimos, bu jarayonni e’tiborsiz qoldirmang. Printsipial jihatdan ishlaydigan, ammo muhandislikda erishish qiyin bo’lgan ko’p narsalar mavjud yoki boshqalar erisha oladigan narsaga boshqalar erisha olmaydi. Shuning uchun, PCB platasini yasash qiyin emas, lekin PCB platasini yaxshi qilish oson emas.

ipcb

Mikroelektronika sohasidagi ikkita asosiy qiyinchilik yuqori chastotali signallarni va zaif signallarni qayta ishlashdir. Shu munosabat bilan PCB ishlab chiqarish darajasi ayniqsa muhimdir. Xuddi shu printsipial dizayn, bir xil komponentlar va turli xil odamlar tomonidan ishlab chiqarilgan tenglikni farqli natijalarga ega. , Keyin qanday qilib yaxshi PCB platasini qilishimiz mumkin? O’tgan tajribamizga asoslanib, men quyidagi jihatlar bo’yicha o’z qarashlarim haqida gapirmoqchiman:

1. Dizayn maqsadlari aniq bo’lishi kerak

Dizayn topshirig’ini olayotganda, biz birinchi navbatda uning dizayn maqsadlarini aniqlab olishimiz kerak, u oddiy PCB kartasi, yuqori chastotali tenglikni kartasi, kichik signalni qayta ishlash PCB kartasi yoki yuqori chastotali va kichik signalni qayta ishlashga ega bo’lgan tenglikni kartasi. Agar u oddiy PCB platasi bo’lsa, tartib va ​​simlar oqilona va tartibli bo’lsa va mexanik o’lchamlar aniq bo’lsa, o’rtacha yuk chiziqlari va uzun chiziqlar mavjud bo’lsa, yukni kamaytirish uchun ma’lum choralar qo’llanilishi kerak va uzoq haydash uchun chiziqni kuchaytirish kerak va asosiy e’tibor uzoq chiziqli akslarning oldini olishga qaratilgan.

Bortda 40 MGts dan ortiq signal liniyalari mavjud bo’lganda, ushbu signal liniyalariga, masalan, chiziqlar orasidagi o’zaro bog’lanishga alohida e’tibor qaratish lozim. Agar chastota yuqoriroq bo’lsa, simlarning uzunligi bo’yicha yanada qattiq cheklovlar bo’ladi. Tarqalgan parametrlarning tarmoq nazariyasiga ko’ra, yuqori tezlikdagi sxemalar va ularning simlari o’rtasidagi o’zaro ta’sir hal qiluvchi omil bo’lib, tizimni loyihalashda e’tiborsiz qoldirilmaydi. Darvozaning uzatish tezligi ortishi bilan signal liniyalaridagi qarama-qarshilik mos ravishda ortadi va qo’shni signal chiziqlari orasidagi o’zaro bog’lanish mutanosib ravishda oshadi. Umuman olganda, yuqori tezlikda ishlaydigan davrlarning quvvat sarfi va issiqlik tarqalishi ham juda katta, shuning uchun biz yuqori tezlikda tenglikni qilamiz. Etarlicha e’tibor berish kerak.

Bortda millivolt yoki hatto mikrovolt darajasidagi zaif signallar mavjud bo’lganda, bu signal chiziqlariga alohida e’tibor kerak. Kichik signallar juda zaif va boshqa kuchli signallarning aralashuviga juda sezgir. Himoya choralari ko’pincha zarur, aks holda ular signal-shovqin nisbatini sezilarli darajada kamaytiradi. Natijada, foydali signal shovqin bilan suv ostida qoladi va uni samarali ravishda chiqarib bo’lmaydi.

Kengashning ishga tushirilishini loyihalash bosqichida ham hisobga olish kerak. Sinov nuqtasining jismoniy joylashuvi, sinov nuqtasining izolyatsiyasi va boshqa omillarni e’tiborsiz qoldirib bo’lmaydi, chunki ba’zi kichik signallar va yuqori chastotali signallarni o’lchash uchun probga bevosita qo’shib bo’lmaydi.

Bundan tashqari, taxtaning qatlamlari soni, ishlatiladigan komponentlarning paket shakli va taxtaning mexanik kuchi kabi boshqa tegishli omillarni hisobga olish kerak. PCB platasini yasashdan oldin siz dizayn uchun dizayn maqsadlari haqida yaxshi tasavvurga ega bo’lishingiz kerak.

2. Amaldagi komponentlar funksiyalari uchun joylashish va marshrutlash talablarini tushunish

Biz bilamizki, ba’zi maxsus komponentlar LOTI va APH tomonidan qo’llaniladigan analog signal kuchaytirgichlari kabi tartib va ​​o’tkazgichlarda maxsus talablarga ega. Analog signal kuchaytirgichlari barqaror quvvat va kichik dalgalanishni talab qiladi. Analog kichik signal qismini quvvat qurilmasidan iloji boricha uzoqroq tuting. OTI platasida signalni kuchaytiruvchi kichik qism, shuningdek, adashgan elektromagnit parazitlarni himoya qilish uchun maxsus qalqon bilan jihozlangan. NTOI platasida ishlatiladigan GLINK chipi ECL texnologiyasidan foydalanadi, bu juda ko’p quvvat sarflaydi va issiqlik hosil qiladi. Dizaynda issiqlik tarqalishi muammosiga alohida e’tibor berilishi kerak. Agar tabiiy issiqlik tarqalishi ishlatilsa, GLINK chipi nisbatan silliq havo aylanishi bo’lgan joyga joylashtirilishi kerak. , Va tarqaladigan issiqlik boshqa chiplarga katta ta’sir ko’rsata olmaydi. Kengash karnaylar yoki boshqa yuqori quvvatli qurilmalar bilan jihozlangan bo’lsa, bu elektr ta’minotining jiddiy ifloslanishiga olib kelishi mumkin. Bu nuqta ham jiddiy qabul qilinishi kerak.

Uchinchidan, komponentlar tartibini hisobga olish

Komponentlarni joylashtirishda e’tiborga olinishi kerak bo’lgan birinchi omil – bu elektr ishlashi. Iloji boricha yaqin ulanishga ega bo’lgan komponentlarni bir-biriga qo’ying, ayniqsa, ba’zi yuqori tezlikdagi liniyalar uchun, ularni joylashtirish, quvvat signali va kichik signal komponentlarini ajratish vaqtida iloji boricha qisqaroq qiling. O’chirish ko’rsatkichlarini qondirish uchun komponentlar toza va chiroyli tarzda joylashtirilishi va sinovdan o’tishi oson bo’lishi kerak. Kengashning mexanik o’lchami va rozetkaning joylashuvi ham diqqat bilan ko’rib chiqilishi kerak.

Yuqori tezlikli tizimdagi o’zaro ulanish liniyasida topraklama va uzatishning kechikish vaqti ham tizimni loyihalashda e’tiborga olinadigan birinchi omillardir. Signal liniyasidagi uzatish vaqti umumiy tizim tezligiga, ayniqsa yuqori tezlikdagi ECL davrlari uchun katta ta’sir ko’rsatadi. Integratsiyalashgan elektron blokning o’zi juda tez bo’lsa-da, bu orqa panelda oddiy o’zaro bog’lanish liniyalaridan foydalanish tufayli (har bir 30 sm chiziqning uzunligi taxminan 2 ns kechikish miqdori) kechikish vaqtini oshiradi, bu tizim tezligini sezilarli darajada kamaytiradi. . Shift registrlari singari, sinxron hisoblagichlar va boshqa sinxron ishlaydigan komponentlar eng yaxshi bir xil plagin platasiga joylashtiriladi, chunki soat signalini turli plagin platalariga uzatishning kechikish vaqti teng emas, bu esa siljish registrini ishlab chiqarishga olib kelishi mumkin. katta xato. Sinxronizatsiya kaliti bo’lgan bitta taxtada umumiy soat manbasidan plagin platalariga ulangan soat chiziqlarining uzunligi teng bo’lishi kerak.