Pehea e hoʻolālā ai i ka PCB rula checker DRC?

Hōʻike pōkole kēia pepa i kahi ʻano o ka hoʻolālā ʻana PCB ʻōnaehana loiloi hoʻolālā hoʻolālā (DRC) ʻōnaehana. I ka manawa e loaʻa ai ka hoʻolālā PCB me ka hoʻohana ʻana i ka hanauna kiʻiona circuit circuit, hiki ke holo ʻia ʻo DRC e ʻike i nā kūleʻa ʻole e hōʻino i nā lula hoʻolālā PCB. Pono e hana i kēia ma mua o ka hoʻomaka ʻana o ka hana ʻana, a pono ka mea hoʻomohala o ka mīkini hana kaapuni e hoʻolako i nā pono DRC i hiki i ka hapanui o nā mea hoʻolālā PCB ke maʻalahi maʻalahi.

ipcb

Nui nā mea maikaʻi i ke kākau ʻana i kāu loiloi hoʻolālā PCB ponoʻī. ʻOiai ʻaʻole maʻalahi ka mea nānā hoʻolālā PCB, ʻaʻole hiki ke hoʻokele, no ka mea hiki i kekahi mea hoʻolālā PCB i kamaʻāina me nā ʻōnaehana e kū nei a i ʻole nā ​​ʻōlelo kākau ke hana iā ia, a ʻike ʻole ʻia nā pōmaikaʻi.

Eia nō naʻe, ʻaʻole maʻalahi ka maʻalahi o nā pono hana nui e kūʻai aku ai i nā pono hoʻolālā PCB kikoʻī. ʻO ka hopena, pono e hōʻike ʻia nā koi hiʻohiʻona hou e nā mea kūʻai aku iā DRC mea hana mea hana, kahi e lawe pinepine ai i ke kālā a me ka manawa, keu hoʻi inā hōʻano mau ʻia nā koi. ʻO ka mea pōmaikaʻi, hiki i ka hapanui o nā mea hoʻomohala hana ke hāʻawi i kā lākou mea kūʻai aku me kahi ala maʻalahi e kākau i kā lākou DRC iho e hālāwai me kā lākou mau pono kikoʻī. Eia naʻe, ʻaʻole ʻike ākea a hoʻohana ʻia kēia mea hana mana. Hāʻawi kēia ʻatikala i kahi alakaʻi kūpono i ka loaʻa ʻana o ka mea nui mai nā pono DRC.

No ka mea pono ʻo DRC e hele ma waena o ka PCB e hoʻolālā i ke kiʻina kaapuni holoʻokoʻa, me kēlā me kēia hōʻailona, ​​kēlā me kēia pin, kēlā me kēia pūnaewele, kēlā me kēia ʻano, a hana i kahi helu palena ʻole o nā faila “mea kōkua” inā pono. E like me ia i ho’ākāka ʻia ma ka Paukū 4.0, hiki i ka DRC ke hae i kekahi kuhi iki ʻana mai nā lula hoʻolālā PCB. ʻO kahi laʻana, loaʻa paha i kekahi o nā faila i hoʻopili ʻia nā capacitors decoupling a pau i hoʻohana ʻia i ka hoʻolālā PCB. Inā ʻoi aku ka kiʻekiʻe o ka helu capacitance a ʻoi paha ma mua o ka mea i manaʻo ʻia, e kau ʻia nā māka ʻulaʻula ma kahi o nā pilikia o ka laina mana DV / DT. Pono paha kēia mau faila kōkua, akā ʻaʻole pono ia e kekahi mea hana DRC kalepa.

Pehea e hoʻolālā ai ʻO ka PCB rula checker DRC

ʻO kekahi pono o DRC hiki ke hoʻololi maʻalahi ʻia e ʻae i nā hiʻohiʻona hoʻolālā PCB hou, e like me nā mea e hoʻopili i nā lula hoʻolālā PCB. Eia kekahi, ke loaʻa iā ʻoe ka ʻike kūpono ma ia wahi, nui nā hiʻohiʻona ʻē aʻe i hiki iā ʻoe ke hoʻokō.

ʻO kahi laʻana, inā hiki iā ʻoe ke kākau i kāu DRC ponoʻī, hiki iā ʻoe ke kākau i kāu pono hana BOM ponoʻī e kamaʻilio pono ai i nā pono o ka mea hoʻohana, e like me ka loaʻa ʻana o nā “lako hou” (e like me nā kumu, nā radiator, a i ʻole nā ​​ʻākiki) no nā polokalamu ʻaʻole no lākou iho he ʻāpana o ka hōkeo pūnaewele diagram. A i ʻole hiki i ka mea hoʻolālā PCB ke kākau i kāna mea ponoʻī ponoʻī ʻo Verilog me ka lawa o ka maʻalahi i ka hoʻolālā hoʻolālā PCB, e like me ka loaʻa ʻana o nā mana ʻo Verilog a i ʻole nā ​​faila manawa kūpono no kekahi hāmeʻa. I ka ʻoiaʻiʻo, no ka mea ʻo DRC ke kaʻahele i ke kiʻikuhi hoʻolālā hoʻolālā PCB holoʻokoʻa, hiki ke hōʻiliʻili i nā ʻike kūpono āpau e hoʻopuka i ka simulation a me / a i ʻole BOM e pono ai no ka hoʻolālā PCB Verilog netlist analysis.

He lōʻihi ia e kūkākūkā i kēia mau kumuhana me ka ʻole o ka hāʻawi ʻana i kekahi code code, no laila mākou e hoʻohana ai i kahi mea hana kiʻi kiʻina kaʻa kaʻa i mea laʻana. Hoʻohana kēia ʻatikala i nā ʻoihana Mentor Graphics e hoʻomohala i ka mea hana ViewDraw i hoʻopili ʻia i KA laina huahana o PADS-Designer. Hoʻohui ʻia, ua hoʻohana mākou i ka hāmeʻa ViewBase, kahi waihona C maʻamau i maʻalahi ʻia i hiki ke kāhea ʻia e kiʻi i ka waihona ViewDraw. Me ka lako ʻo ViewBase, hiki i nā mea hoʻolālā PCB ke kākau maʻalahi i nā pono DRC pono a pono no ViewDraw ma C / C. He mea nui e hoʻomaopopo i nā loina maʻamau i kūkā ʻia ma aneʻi e pili ana i kekahi mea hana ʻenehana PCB ʻē aʻe.

Ka faile hoʻokomo

Ma waho aʻe o ka waihona diagram kikowaena, pono ʻo DRC i nā faile hoʻokomo i hiki ke wehewehe i nā kūlana kikoʻī, e like me ka inoa o kahi pūnaewele mana kūpono e pili pono ana i ka mokulele uila. ʻO kahi laʻana, inā i kapa ʻia ka pūnaewele POWER ʻo POWER, pili pili wale ka mokulele POWER i ka mokulele POWER me ka hoʻohana ʻana i kahi hāmeʻa hoʻi hope (e pili ana iā ViewDrawpcbfwd). ʻO ka aʻe ka papa inoa o nā faila hoʻokomo e pono e kau i kahi wahi paʻa honua i hiki i DRC ke loaʻa a heluhelu, a laila mālama i kēia ʻike i loko iā DRC i ka manawa holo.

Pono e loaʻa i kekahi mau hōʻailona nā mākia kaula kūwaho no ka mea ʻaʻole pili lākou i ka papa kaula mana maʻamau. ʻO kahi laʻana, pili pili nā ECL hāmeʻa VCC i ka VCC a i ʻole GROUND; Hiki ke hoʻopili ʻia kāna pine VEE i GROUND a i ka mokulele -5.0V. Hoʻohui ʻia, hiki ke hoʻopili ʻia ka pine kaula uila i ka kānana ma mua o ka hiki ʻana i ka papa kaula uila.

ʻAʻole hoʻopili pinepine ʻia kahi pin uea i kahi hōʻailona mea. Ma kahi o, kahi waiwai o ka hōʻailona (i kapa ʻia ʻo SIGNAL ma aneʻi) e wehewehe i kahi pin he mana a i ʻole pine honua a wehewehe i ka inoa pūnaewele e pili ai ka pine.

KANAKA = VCC: 10

KANAKA = Honua: 20

Hiki iā DRC ke heluhelu i kēia waiwai a hōʻoia i ka mālama ʻia o ka inoa pūnaewele i ka faile legal_pwr_net_name. Inā hoʻokomo ʻole ʻia ka inoa o ka pūnaewele i loko o legal_pwr_net_name, ʻaʻole e hoʻopili ʻia ka pin mana i ka mokulele mana, kahi pilikia nui ia.

Kōnae legal_pwr_net_name pono ʻole. Aia i loko o kēia faile nā ​​inoa kikowaena pūnaewele āpau o nā hōʻailona POWER, e like me VCC, V3_3P, a me VDD. I ka PCB hoʻonohonoho / hoʻohuli pono i nā pono hana, pono nā hihia hihia i nā inoa. ʻO ka maʻamau, ʻaʻole like ka VCC me VCC a VCC paha. Hiki i ka VCC ke hāʻawi i ka mana 5.0V a hiki i ka V3_3P ke lilo i 3.3V mana lako.

He koho ka faila legal_pwr_net_name, no ka mea maʻa mau ka waihona hoʻonohonoho hoʻonohonoho backend i kahi hoʻonohonoho o nā inoa ʻoihana kaula uila pono. Inā hoʻohana ʻia ʻo CadencePCB e hoʻolālā i nā pono uila ʻo Systems ‘Allegro, ʻo ka inoa faila PCBFWD ʻo Allegro.cfg a eia nā palena komo i lalo:

ʻĀINA: VSS CGND GND GROUND

Lako ikehu: VCC VDD VEE V3_3P V2_5P 5V 12V

Inā hiki iā DRC ke heluhelu pololei i ka faile allegro.cfg ma kahi o legal_pwr_net_name, e loaʻa nā hopena maikaʻi (ʻo ia hoʻi ka liʻiliʻi o ka hoʻolauna ʻana i nā hemahema).