Маҳорати тарроҳии ноҳиявӣ раванди тарроҳии PCB

Circuit design skills PCB раванди тарроҳӣ

Раванди асосии тарроҳии асосии PCB чунин аст: омодагии пешакӣ ->; PCB structure design -& GT; Тарҳбандии PCB – & GT; Ноқилҳои барқӣ – & gt; Оптимизатсияи масир ва чопи экран -> Network and DRC inspections and structural inspections – > Plate making.

ipcb

First: preparation. This includes preparing component libraries and schematics. “To do good work, must first sharpen its device”, to make a good board, in addition to the principle of good design, but also draw well. Before PCB design, the component library of schematic SCH and the component library of PCB should be prepared first. Peotel libraries can be used, but in general it is difficult to find a suitable library, it is best to make your own library according to the standard size information of the selected device. In principle, make PCB component library first, and then SCH component library. Талаботи китобхонаи ҷузъи PCB баланд аст, он бевосита ба насби тахта таъсир мерасонад; Талабот ба китобхонаҳои ҷузъҳои SCH нисбатан возеҳанд, ба шарте ки ба таърифи атрибутҳои пин ва муносибати мувофиқ бо ҷузъҳои PCB диққат дода шавад. PS: Note the hidden pins in the standard library. Сипас тарҳи схемавӣ омода аст, ки тарҳи PCB -ро анҷом диҳад.

Дуюм: тарҳи сохтории PCB. Дар ин қадам, мувофиқи андозаи тахтаи ноҳиявӣ ва ҷойгиршавии механикӣ, сатҳи тахтаи PCB дар муҳити тарроҳии PCB кашида мешавад ва пайвасткунакҳо, тугмаҳо/калидҳо, сӯрохиҳои винтҳо, сӯрохиҳои васлкунӣ ва ғайра мувофиқи талаботи ҷойгиркунӣ ҷойгир карда мешаванд. And fully consider and determine the wiring area and non-wiring area (such as how much of the screw hole around the non-wiring area).

Сеюм: тарҳбандии PCB. Layout is basically putting devices on a board. At this point, if all the preparatory work mentioned above is done, the network table can be generated on the schematic diagram (Design- >; CreateNetlist), ва сипас ҷадвали шабакаро ба диаграммаи PCB ворид кунед (design-gt; LoadNets). Бубинед, ки дастгоҳи тамоми нурӣ дар байни пинҳо ва пайвасти фаврӣ ба хатти парвоз аст. Пас шумо метавонед дастгоҳро ҷойгир кунед. Тарҳбандии умумӣ тибқи принсипҳои зерин амалӣ карда мешавад:

(1). According to the electrical performance reasonable partition, generally divided into: digital circuit area (that is, afraid of interference, and interference), analog circuit area

(fear of interference), power drive area (interference source);

(2). Complete the same function of the circuit, should be placed as close as possible, and adjust the components to ensure the most simple connection; At the same time, adjust the relative position between the functional blocks to make the connection between the functional blocks the most concise;

(3). Installation position and installation intensity should be considered for components with large mass; Унсури гармидиҳӣ бояд аз унсури ҳассос ба ҳарорат ҷудо карда шавад ва дар ҳолати зарурӣ чораҳои конвексияи гармидиҳӣ ба назар гирифта шаванд;

(4). I/O drive device as close as possible to the edge of the printing plate, close to the outlet connector;

(5). Clock generator (such as: crystal oscillator or clock oscillator) should be as close as possible to the device using the clock;

6. In each integrated circuit between the power input pin and the ground, need to add a decoupling capacitor (generally using high frequency good monolithic capacitor); Конденсатори танталӣ инчунин метавонад дар атрофи якчанд микросхемаҳои интегралӣ ҷойгир карда шавад, вақте ки фазои тахтаи ноҳиявӣ зич аст.

Ҳама заминдорон. Relay coil to add discharge diode (1N4148 can be);

Имрӯз. Layout requirements should be balanced, dense and orderly, not top-heavy or heavy

— Special attention should be paid to the actual size (area and height) of the components and the relative position of the components when placing the components to ensure the electrical performance of the circuit board and the feasibility and convenience of production and installation. At the same time, the above principles should be reflected

Under the premise, modify the placement of devices appropriately to make them neat and beautiful. For example, the same devices should be placed neatly and in the same direction, instead of being “strewn at random”. This step concerns the difficulty of board integral figure and next wiring degree, want to spend big effort to consider so. When layout, can make preliminary wiring first to not quite affirmative place, sufficient consideration.

Чаҳорум: васлкунӣ. Ноқилсозӣ муҳимтарин раванд дар тарҳрезии PCB мебошад. Ин бевосита ба кори Шӯрои PCB таъсир мерасонад. In the process of PCB design, wiring generally has such three levels of division: the first is the distribution, which is the most basic requirement of PCB design. If the line is not cloth, get everywhere is flying line, it will be a unqualified board, can say that there is no entry. The second is the satisfaction of electrical performance. Ин стандарти чен кардани он аст, ки оё тахтаи тахтаи ноҳиявии тахассусӣ мувофиқ аст ё не. This is after the distribution, carefully adjust the wiring, so that it can achieve the best electrical performance. Сипас эстетика вуҷуд дорад. Агар матои ноқилҳои шумо васл карда шуда бошад, шумо инчунин ҷойе надоред, ки ба кори дастгоҳи барқӣ таъсир расонад, аммо ба таври ноумедона ба гузашта нигоҳ кунед, рангоранг ва рангоранг илова кунед, ки ҳисоб мекунад, ки чӣ тавр кори дастгоҳи барқи шумо хуб аст ва ҳоло ҳам дар чашми дигарон ахлот бошед. This brings great inconvenience to testing and maintenance. Ноқилҳо бояд тоза ва яксон бошанд, на бе қоида. Ҳамаи инҳо бояд дар заминаи таъмини иҷрои барқ ​​ва қонеъ кардани дигар талаботҳои инфиродӣ ба даст оварда шаванд, вагарна тарк кардани моҳият аст. Ноқил бояд аз рӯи принсипҳои зерин амалӣ карда шавад:

(1). Умуман, кабели барқ ​​ва кабели заминӣ бояд пеш аз ҳама барои таъмини иҷрои барқии тахтаи ноҳиявӣ гузаронида шавад. Дар доираи он шароит имкон медиҳад, ки то ҳадди имкон паҳнои таъминоти барқ ​​васеъ карда шавад, беҳтар аст, ки сими заминӣ нисбат ба хати барқ ​​васеътар бошад, муносибати онҳо чунин аст: сими замин> хати барқ> хати сигнал, одатан паҳнои хати сигнал аст : 0.2 ~ 0.3мм, паҳнои тунуктарин метавонад ба 0.05 ~ 0.07мм расад, хати барқ ​​умуман 1.2 ~ 2.5мм аст. ПХБ -и як схемаи рақамиро метавон дар як схемаи дорои ноқилҳои васеи заминӣ, яъне шабакаи заминӣ истифода бурд. (Заминҳои аналогиро ин тавр истифода бурдан мумкин нест.)

(2). In advance, wire strict requirements (such as high frequency line) for wiring, input and output side line should avoid adjacent parallel, so as not to produce reflection interference. When necessary, ground wire should be added to isolate, and the wiring of two adjacent layers should be perpendicular to each other, which is easy to produce parasitic coupling in parallel.

(3). The oscillator housing should be grounded, and the clock line should be as short as possible, and not spread all over the place. Below the clock oscillation circuit, the special high-speed logic circuit should increase the area of the ground, and should not go to other signal lines, so that the surrounding electric field tends to zero;

(4). In order to reduce the radiation of high frequency signal, 45O broken line should be used as far as possible, instead of 90O broken line. (High requirements of the line also use double arc)

(5). Any signal line should not form a loop, if unavoidable, loop should be as small as possible; Хатти сигнал тавассути сӯрох бояд то ҳадди имкон камтар бошад;

6. Хатти калид бояд кӯтоҳ ва ғафс бошад ва бо ҳар ду ҷониб муҳофизат карда шавад.

Ҳама заминдорон. When the sensitive signal and noise field signal are transmitted through flat cable, the method of “ground – signal – ground wire” is used.

Имрӯз. Test points should be reserved for key signals to facilitate production and maintenance testing

Pet-name ruby. After schematic diagram wiring is completed, wiring should be optimized; At the same time, after the preliminary network check and DRC check is correct, the ground wire is filled in the area without wiring, and a large area of copper layer is used as ground wire, and the unused places are connected with the ground as ground wire on the printed board. Ё онро тахтаи бисёрқабата созед, таъминоти барқ, хати заминсозӣ ҳар як қабатро ишғол мекунад.

— PCB wiring process requirements

(1). хати

Generally, the signal line width is 0.3mm(12mil), and the power line width is 0.77mm(30mil) or 1.27mm(50mil). Line with

The distance between lines and between lines and pads should be greater than or equal to 0.33mm(13mil). In practical application, it should be considered to increase the distance when conditions permit; When the cabling density is high, it is advisable (but not recommended) to use two cables between IC pins. The width of the cables is 0.254mm(10mil), and the distance between the cables is not less than 0.254mm(10mil).

Under special circumstances, when the pin of the device is dense and the width is narrow, the line width and line spacing can be appropriately reduced.

(2). PAD (PAD)

The basic requirements of PAD and transition hole (VIA) are: the diameter of PAD is greater than 0.6mm than the diameter of hole; For example, universal pin type resistors, capacitors and integrated circuits, using disk/hole size 1.6mm/0.8mm (63mil/32mil), socket, pin and diode 1N4007, using 1.8mm/1.0mm (71mil/39mil). In practical application, it should be determined according to the size of the actual components. If conditions are available, the size of the pad can be appropriately increased. The installation aperture of the components designed on the PCB board should be about 0.2 ~ 0.4mm larger than the actual size of the pins.

(3). Through hole (VIA)

Generally 1.27mm/0.7mm(50mil/28mil);

When the wiring density is high, the hole size can be appropriately reduced, but not too small, can consider 1.0mm/0.6mm(40mil/24mil).

(4). Spacing requirements for pads, wires and through-holes

PADandVIA: ≥0.3mm (12mil)

PADandPAD: ≥0.3mm (12 мил)

PADandTRACK: ≥0.3mm (12mil)

TRACKandTRACK: ≥0.3mm (12mil)

Вақте ки зичӣ баланд аст:

PADandVIA: ≥0.254mm (10mil)

PADandPAD: ≥0.254mm (10 мил)

PADandTRACK: ≥0.254mm (10mil)

TRACKandTRACK: ≥0.254mm (10mil)

Панҷум: оптимизатсияи ноқилҳо ва чопи экран. “Беҳтарин нест, танҳо беҳтар”! Новобаста аз он ки шумо барои тарҳрезӣ чӣ қадар кӯшиш мекунед, вақте ки шумо корро анҷом медиҳед, бори дигар ба он нигоҳ кунед ва шумо ба ҳар ҳол эҳсос хоҳед кард, ки шумо бисёр чизро тағир дода метавонед. Қоидаи умумии тарроҳӣ дар он аст, ки ноқилҳои оптималӣ аз ноқилҳои ибтидоӣ ду маротиба зиёдтар вақт мегиранд. Вақте ки шумо ҳис мекунед, ки ҳеҷ чиз ба ислоҳ ниёз надорад, шумо метавонед мисро ҷойгир кунед. PolygonPlane). Гузоштани мис одатан гузоштани симҳои заминӣ (ба ҷудо кардани хоки аналогӣ ва рақамӣ диққат диҳед), тахтаи бисёрқабата низ метавонад қудрат гузорад. Барои чопи экран, мо бояд диққат диҳем, ки аз ҷониби дастгоҳ баста нашавад ё аз сӯрохи ва болишт хориҷ карда нашавад. Ҳамзамон, тарҳе, ки ба рӯи ҷузъҳо дучор шавад, поёни калима бояд коркарди оина бошад, то сатҳро омехта накунад.

Шашум: санҷиши шабака ва DRC ва сохтор. Аввалан, дар асоси дурустии тарҳи схемавӣ, файлҳои шабакавии PCB ва файлҳои схемавии тавлидшуда барои алоқаи ҷисмонӣ NETCHECK мебошанд ва тарроҳӣ мувофиқи натиҷаҳои файли баромади саривақтӣ ислоҳ карда мешавад, то дурустии муносибатҳои пайвастшавӣ ба ноқил таъмин карда шавад; Пас аз дуруст гузаштани санҷиши шабака, санҷиши DRC дар тарҳи PCB гузаронида мешавад ва тарроҳӣ мувофиқи натиҷаҳои файли баромади саривақт тағир дода мешавад, то иҷрои барқии ноқилҳои PCB таъмин карда шавад. Ниҳоят, сохтори насби механикии PCB бояд минбаъд тафтиш ва тасдиқ карда шавад.

Ҳафтум: истеҳсоли табақ. It is best to have a review process before doing so.

Тарҳи PCB озмоиши ақли кор аст, ки ба ақл наздик аст, таҷрибаи баланд, тарҳи тахта хуб аст. Ҳамин тариқ, тарроҳӣ бояд бениҳоят эҳтиёткор бошад, омилҳои ҳама ҷиҳатҳоро ба назар гирад (масалан, барои нигоҳдорӣ ва тафтиши ин кор, ки бисёриҳо ба назар намегиранд), аъло, метавонад тахтаи хуб тарҳрезӣ кунад.