Hoe om die korrekte stapel in PCB -ontwerp te verseker?

Een van die mees algemene foute wat tydens PCB vervaardiging is die onbehoorlike hiërargiese volgorde, wat die hele proses kan laat misluk. Die PCB -monteerproses kan vanuit ‘n elektriese kontinuïteitsoogpunt werk, selfs deur elektriese inspeksie. In ontwerp is die volgorde van die vliegtuig en die seinlaag en die afstand tussen aangrensende lae belangrik.

Om te verseker dat die produksie -inligting nodig is vir die korrekte visuele inspeksie van laagverwerking, moet PCB -ontwerpers die korrekte koperkenmerke in die vervaardigingsdata ontwerp, dit wil sê om die korrekte kaskade -volgorde te bereik. Hierdie koperfunksies bied ‘n meganisme om die finale komponente te inspekteer sodra die interne Q & A -kontrole uitgevoer is, wat na die vervaardigingsfasiliteit skoongemaak word.

ipcb

Laagherkenning?

Die eerste funksie van die koper wat by elke laag gevoeg word, is om die laagorde ten opsigte van al die ander lae te identifiseer. Elke laag ontvang ‘n laaggetal wat direk in die koper geëts is, wat die posisie daarvan in die kaskade aandui, en die laaggetal moet binne die oppervlakte van die voltooide plaat ingesluit word. Lae moet naby die rand van die bord geleë wees om nie die elektriese eienskappe van die stroombaan te belemmer nie. Dit kan die vorm van ‘n enkele getal op elke laag aanneem. Maar die getalle mag nie stapel nie. As alle tjekdiagramme gestapel is, moet dit duidelik van bo na onder sigbaar wees.

Lae word gewoonlik in reghoekige bokse geplaas om dit maklik te identifiseer. Verwyder die sweismasker en die skermfunksie uit die gebied rondom die lae om die lae deur die volledige PCB te sien deur middel van die inspeksie ligbron wat agter die eenheid geplaas is. Lae kan nie verbind word met enige laag op die koperfunksie nie, soos die kraglaag of veelhoek.

Hoe om die korrekte stapel in PCB -ontwerp te verseker

Die aantal lae wat in elke laag kopergeometrie geëts is

Hoe om die korrekte stapel in PCB -ontwerp te verseker

Toon die aantal lae wat met ‘n soldeermasker verwyder is vir visuele inspeksie

PCB stapel en toetsrails?

Hoe om die korrekte stapel in PCB -ontwerp te verseker

Randaansig van gestapelde strepe en toetsspore

Hoe om die korrekte stapel in PCB -ontwerp te verseker

PCB -stapels is koperfunksies aan die kante van die PCB om visuele inspeksie van hiërargiese volgorde te vergemaklik. As die PCB van die paneel af gelei word, moet die meetkunde buite die rand van die bord strek om die koper bloot te stel. Die gepaste lamineringsgeometrie kan gesien word deur die gestapelde strepe aan die rande van die afgewerkte panele waar te neem.

Die doel van die toetsbaan is om die dikte en breedte van die geëtste koper op elke laag in die laminering te verifieer. Die toetsspoor moet 50mil lank en 5mil dik wees, en moet verder as die rand van die bord strek, sodat die koper blootgestel word wanneer die PCB van die paneel af gelei word. Die randaansig van die toetsspoor kan met ‘n ondersoekmikroskoop gemeet word. Hierdie funksie is van kritieke belang in ontwerpe met impedansie-aangedrewe meetkunde.

Hoe om die korrekte stapel in PCB -ontwerp te verseker

Streepgrootte en toetsspoor word op die filmlaag geteken

Let wel: Gestapelde strepe en toetsrails moet nie aan enige oppervlak gekoppel word nie, soos die kragvlak of veelhoek koper.