Làm thế nào để đảm bảo ngăn xếp chính xác trong thiết kế PCB?

Một trong những sai lầm phổ biến nhất mắc phải trong PCB sản xuất là thứ tự phân cấp không phù hợp, có thể khiến toàn bộ quy trình bị lỗi. Quá trình lắp ráp PCB có thể hoạt động theo quan điểm điện liên tục, ngay cả khi kiểm tra điện. Trong thiết kế, thứ tự của mặt phẳng và lớp tín hiệu và khoảng cách giữa các lớp liền kề là rất quan trọng.

Để đảm bảo rằng thông tin sản xuất cần thiết để thực hiện kiểm tra trực quan chính xác quá trình xử lý lớp, các nhà thiết kế PCB cần thiết kế các đặc tính đồng chính xác vào dữ liệu sản xuất, nghĩa là để đạt được thứ tự tầng thích hợp. Các tính năng đồng này cung cấp một cơ chế để kiểm tra các thành phần cuối cùng, sau khi tiến hành kiểm tra Q&A nội bộ, chúng được làm sạch đến cơ sở sản xuất.

ipcb

Nhận dạng lớp?

Chức năng đầu tiên của đồng được thêm vào mỗi lớp là xác định thứ tự lớp so với tất cả các lớp khác. Mỗi lớp nhận được một số lớp được khắc trực tiếp vào đồng, số này cho biết vị trí của nó trong dòng thác và số lớp phải được bao gồm trong khu vực của tấm hoàn thiện. Các lớp nên được bố trí gần mép bảng để không ảnh hưởng đến các đặc tính điện của mạch. Nó có thể ở dạng một số duy nhất trên mỗi lớp. Nhưng các con số có thể không xếp chồng lên nhau. Khi tất cả các biểu đồ kiểm tra được xếp chồng lên nhau, chúng phải được nhìn thấy rõ ràng khi nhìn từ trên xuống.

Các lớp thường được đặt trong hình hộp chữ nhật để dễ nhận biết. Tháo mặt nạ hàn và chức năng màn hình khỏi khu vực xung quanh các lớp để tạo điều kiện thuận lợi cho việc xem các lớp qua PCB hoàn chỉnh thông qua nguồn sáng kiểm tra được đặt phía sau cụm lắp ráp. Không thể kết nối các lớp với bất kỳ lớp nào trên hàm đồng, chẳng hạn như lớp nguồn hoặc đa giác.

Cách đảm bảo ngăn xếp chính xác trong thiết kế PCB

Số lớp được khắc trên mỗi lớp đồng hình học

Cách đảm bảo ngăn xếp chính xác trong thiết kế PCB

Hiển thị số lớp được loại bỏ bởi mặt nạ hàn để kiểm tra trực quan

Ngăn xếp PCB và đường ray thử nghiệm?

Cách đảm bảo ngăn xếp chính xác trong thiết kế PCB

Chế độ xem cạnh của các sọc xếp chồng và dấu vết thử nghiệm

Cách đảm bảo ngăn xếp chính xác trong thiết kế PCB

Các ngăn xếp PCB là các đặc điểm bằng đồng ở các cạnh của PCB để tạo điều kiện thuận lợi cho việc kiểm tra trực quan thứ tự phân cấp. Khi PCB được định tuyến từ bảng điều khiển, hình học phải mở rộng ra bên ngoài mép của bảng để lộ ra đồng. Hình dạng cán thích hợp có thể được nhìn thấy bằng cách quan sát các sọc xếp chồng lên nhau ở các cạnh của các tấm hoàn thiện.

Mục đích của đường thử là để xác minh độ dày và chiều rộng của đồng sau khắc trên mỗi lớp trong cán. Dấu vết thử nghiệm phải có chiều dài 50mil và chiều dày 5mil và phải kéo dài ra ngoài mép của bảng sao cho đồng lộ ra khi PCB được định tuyến từ bảng. Hình ảnh cạnh của vết kiểm tra có thể được đo bằng kính hiển vi kiểm tra. Chức năng này rất quan trọng trong các thiết kế có hình dạng hướng trở kháng.

Cách đảm bảo ngăn xếp chính xác trong thiết kế PCB

Kích thước sọc và dấu vết kiểm tra được vẽ trên lớp phim

Lưu ý: Không được kết nối các sọc xếp chồng lên nhau và đường ray thử nghiệm với bất kỳ bề mặt nào như mặt phẳng nguồn hoặc các đặc điểm đồng đa giác.