Sumaryo sa kasinatian sa laraw sa PCB

If in this intelligent age, in this field, you want to have a skill in FPGA, then the world will abandon you, The Times will abandon you.

Mga konsiderasyon alang sa kusog nga sistema PCB design related to serdes applications are as follows:

ipcb

(1) Microstrip and Stripline wiring.

Ang mga linya sa microstrip adunay mga kable sa gawas nga layer sa signal sa usa ka reperensyang eroplano (GND o Vcc) nga gibulag sa elektrikal nga media aron maminusan ang mga pagkalangan; Ang mga ribbon wires gipaagi sa sulud nga layer sa signal taliwala sa duha nga mga eroplano nga reperensya (GND o Vcc) alang sa labi kadaghan nga capacitive reactance, dali nga kontrol sa impedance ug limpyo nga signal, sama sa gipakita sa numero.

Ang linya sa microstrip ug strip line labing kaayo alang sa mga kable

(2) mga kable sa signal sa us aka kadali nga pagkalainlain.

Ang mga kasagarang pamaagi sa mga kable alang sa kadali nga pagkalainlain nga pares sa signal nga kauban ang Edge Coupled microstrip (top layer), Edge Coupled ribbon line (embedded signal layer, angay alang sa high-speed SERDES differential signal pares) ug Broadside Coupled microstrip, sama sa gipakita sa numero.

High speed differential signal pair wiring

(3) bypass capacitance (BypassCapacitor).

Bypass capacitor is a small capacitor with very low series impedance, which is mainly used to filter high frequency interference in high speed conversion signals. Adunay tulo nga mga klase nga bypass capacitor nga gigamit sa FPGA system: high-speed system (100MHz ~ 1GHz) nga kasagarang gigamit bypass capacitors gikan sa 0.01nF hangtod 10nF, sa kadaghanan giapod-apod sa sulud sa 1cm gikan sa Vcc; Medium-speed system (labaw sa napulo ka MHZ 100MHz), ang kasagarang sakup sa kapasitor sa bypass mao ang 47nF hangtod 100nF tantalum capacitor, kasagaran sa sulud sa 3cm sa Vcc; Ang low-speed system (mas mubu sa 10 MHZ), ang kasagarang gigamit nga sakup sa kapasitor nga 470nF hangtod 3300nF capacitor, ang layout sa PCB medyo libre.

(4) Capacitance nga labing maayo nga mga kable.

Capacitor wiring can follow the following design guidelines, as shown.

Capacitive optimal nga mga kable

Capacitive pin pads are connected using large size through holes (Via) to reduce coupling reactance.

Use a short, wide wire to connect the pad of the capacitor pin to the hole, or directly connect the pad of the capacitor pin to the hole.

LESR capacitors (Low Effective Series Resistance) were used.

Ang matag pin sa GND o lungag kinahanglan nga konektado sa ground plane.

(5) Key points of high-speed system clock wiring.

Paglikay sa zigzag winding ug ruta sa mga orasan nga tul-id kutob sa mahimo.

Sulayi ang pag-ruta sa us aka layer sa signal.

Ayaw paggamit kutob sa mga lungag kutob sa mahimo, tungod kay ang mga through-hole magpaila sa kusganon nga pagsalamin ug dili managsama nga impedance.

Use microstrip wiring in the top layer as much as possible to avoid the use of holes and minimize signal delay.

Ibutang ang yuta nga eroplano nga duul sa layer sa signal sa orasan kutob sa mahimo aron maibanan ang kasaba ug crosstalk. Kung gigamit ang usa ka sulud nga layer sa signal, ang layer sa signal sa orasan mahimong masulud taliwala sa duha nga mga eroplano sa yuta aron maminusan ang kasaba ug pagkaguba. Shorten signal delay.

Ang signal sa orasan kinahanglan nga husto nga tugma sa impedance.

(6) Matters needing attention in high-speed system coupling and wiring.

Note the impedance matching of the differential signal.

Note the width of the differential signal line so that it can tolerate 20% of the signal rise or fall time.

With appropriate connectors, the rated frequency of the connector should meet the highest frequency of the design.

Edge-couple coupling should be used as far as possible to avoid broadside-couple coupling, 3S fractional rule should be used to avoid over-coupling or crossword.

(7) Mga pahinumdom sa pagsala sa kasaba alang sa mga sistema nga kusog ang tulin.

Bawasan ang pagkagubot sa gamay nga frequency (sa ubus sa 1KHz) nga hinungdan sa kasaba sa gigikanan sa kuryente, ug idugang ang taming o pagsala circuit sa matag katapusan nga gigikanan sa kuryente.

Pagdugang 100F electrolytic capacitor filter sa matag lugar diin ang suplay sa kuryente mosulod sa PCB.

Aron maminusan ang kasaba sa taas nga frequency, ibutang ang daghang mga decoupling capacitor sa matag Vcc ug GND kutob sa mahimo.

Ihigda ang mga eroplano nga Vcc ug GND nga parehas, bulagon kini sa mga dielectrics (sama sa FR-4PCB), ug ibutang ang mga bypass capacitor sa ubang mga layer.

(8) High speed system Ground Bounce

Sulayi nga makadugang usa ka decoupling capacitor sa matag pares nga signal sa Vcc / GND.

Ang usa ka eksternal nga buffer gidugang sa output end sa mga high-speed reverse signal sama sa mga counter aron maminusan ang kinahanglanon sa kapasidad sa pagmaneho.

Ang mode nga Slow Slew (low-rise-slope) gitakda alang sa mga signal sa output nga wala magkinahanglan grabe nga katulin.

Control load reactance.

Bawasan ang signal sa flipping sa orasan, o ipanghatag kini nga parehas kutob sa mahimo sa palibot sa chip.

Ang senyas nga kanunay nga paltik sama kaduol sa pin sa GND sa chip kutob sa mahimo.

Ang laraw sa magkasabay nga circuit sa oras kinahanglan likayan ang hinanali nga pagbalitok sa output.

Ang pagbalhin sa suplay sa kuryente ug sa yuta mahimong hinungdan sa tibuuk nga pagkadugtong.