קיצער פון פּקב פּלאַן דערפאַרונג

אויב איר ווילט האָבן אַ FPGA בקיעס אין דעם ינטעליגענט צייט אין דעם פעלד, די וועלט וועט פאַרלאָזן איר, די Times וועט פאַרלאָזן איר.

קאָנסידעראַטיאָנס פֿאַר הויך-גיכקייַט סיסטעם פּקב פּלאַן שייך צו סערדס אַפּלאַקיישאַנז זענען ווי גייט:

יפּקב

(1) מיקראָסטריפּ און סטריפּלינע וויירינג.

מיקראָסטריפּ שורות זענען וויירינג איבער די ויסווייניקסט סיגנאַל שיכטע פון ​​אַ רעפֿערענץ פלאַך (GND אָדער Vcc) אפגעשיידט דורך עלעקטריקאַל מעדיע צו מינאַמייז דילייז; די בענד ווירעס זענען ראָוטאַד אין די ינער סיגנאַל שיכטע צווישן די צוויי רעפֿערענץ פּליינז (GND אָדער Vcc) פֿאַר גרעסער קאַפּאַסיטיווע רעאַקטאַנס, גרינגער ימפּידאַנס קאָנטראָל און קלינער סיגנאַל, ווי געוויזן אין די פיגור.

מיקראָסטריפּ שורה און פּאַס שורה זענען בעסטער פֿאַר וויירינג

(2) הויך-גיכקייַט דיפערענטשאַל סיגנאַל וויירינג.

פּראָסט וויירינג מעטהאָדס פֿאַר הויך-גיכקייַט דיפערענטשאַל סיגנאַל פּאָר אַרייַננעמען עדזש קאַפּאַלד מיקראָסטריפּ (שפּיץ שיכטע), עדזש קאָופּלעד בענד שורה (עמבעדיד סיגנאַל שיכטע, פּאַסיק פֿאַר הויך-גיכקייַט SERDES דיפערענטשאַל סיגנאַל פּאָר) און בראָאַדסידע קאַפּאַלד מיקראָסטריפּ, ווי געוויזן אין די פיגורע.

וויירינג מיט הויך דיפערענטשאַל סיגנאַל פּאָר

(3) בייפּאַס קאַפּאַסאַטאַנס (בייפּאַססקאַפּאַסאַטער).

בייפּאַס קאַפּאַסאַטער איז אַ קליין קאַפּאַסאַטער מיט זייער נידעריק סעריע ימפּידאַנס, וואָס איז דער הויפּט געניצט צו פילטער הויך אָפטקייַט ינטערפיראַנס אין הויך -גיכקייַט קאַנווערזשאַן סיגנאַלז. ביי בייפּאַס קאַפּאַסאַטערז, דער הויפּט אַפּלייז אין פפּגאַ סיסטעם: הויך-גיכקייַט סיסטעם (100 מהז ~ 1 גהז) קאַמאַנלי געוויינט בייפּאַס קאַפּאַסאַטערז ריינדזשינג פון 0.01 נף צו 10 נף, בכלל פונאנדערגעטיילט ין 1 קם פֿון ווקק; מיטל-גיכקייַט סיסטעם (מער ווי צען מהז 100 מהז), דער פּראָסט בייפּאַס קאַפּאַסאַטער קייט איז 47 נף צו 100 נף טאַנטאַלום קאַפּאַסאַטער, בכלל ין 3 קם פון ווקק; נידעריק-גיכקייַט סיסטעם (ווייניקער ווי 10 מהז), די קאַמאַנלי געוויינט בייפּאַס קאַפּאַסאַטער קייט איז 470 נף צו 3300 נף קאַפּאַסאַטער, די אויסלייג אויף די פּקב איז לעפיערעך פריי.

(4) אָפּטימאַל וויירינג קאַפּאַסיטאַנסע.

Capacitor wiring can follow the following design guidelines, as shown.

קאַפּאַסיטיווע אָפּטימאַל וויירינג

קאַפּאַסיטיווע שטיפט פּאַדס זענען קאָננעקטעד דורך גרויס האָלעס (Via) צו רעדוצירן קאַפּלינג רעאַקטאַנס.

Use a short, wide wire to connect the pad of the capacitor pin to the hole, or directly connect the pad of the capacitor pin to the hole.

LESR קאַפּאַסאַטערז (נידעריק עפעקטיוו סעריעס קעגנשטעל) זענען געניצט.

יעדער GND שטיפט אָדער לאָך זאָל זיין פארבונדן צו דער ערד פלאַך.

(5) שליסל ווייזט פון הויך-גיכקייַט סיסטעם זייגער וויירינג.

ויסמיידן זיגזאַג וויינדינג און מאַרשרוט קלאַקס ווי גלייך ווי מעגלעך.

פּרוּווט צו מאַרשרוט אין אַ איין סיגנאַל שיכטע.

דו זאלסט נישט נוצן דורך-האָלעס ווי פיל ווי מעגלעך, ווייַל דורך-האָלעס וועט פאָרשטעלן שטאַרק אָפּשפּיגלונג און ימפּידאַנס מיסמאַטשעס.

ניצן ווי פיל ווי מעגלעך מיקראָסטריפּ וויירינג אין די שפּיץ שיכטע צו ויסמיידן די נוצן פון האָלעס און מינאַמייז סיגנאַל פאַרהאַלטן.

אָרט די ערד פלאַך לעבן די זייגער שיכטע ווי ווייַט ווי מעגלעך צו רעדוצירן ראַש און קראָססטאַלק. אויב אַ ינערלעך סיגנאַל שיכטע איז געניצט, די זייגער סיגנאַל שיכטע קענען זיין סענדוויטש צווישן צוויי ערד פּליינז צו רעדוצירן ראַש און ינטערפיראַנס. פאַרקירצן סיגנאַל פאַרהאַלטן.

די זייגער סיגנאַל זאָל זיין ריכטיק מאַטשט ימפּידאַנס.

(6) ענינים וואָס דאַרפֿן ופמערקזאַמקייט אין הויך-גיכקייַט סיסטעם קאַפּלינג און וויירינג.

Note the impedance matching of the differential signal.

באַמערקונג די ברייט פון די דיפערענטשאַל סיגנאַל שורה אַזוי אַז עס קענען דערלאָזן 20% פון די סיגנאַל העכערונג אָדער פאַל צייט.

מיט צונעמען קאַנעקטערז, די רייטאַד אָפטקייַט פון די קאַנעקטער זאָל טרעפן די העכסטן אָפטקייַט פון די פּלאַן.

עדזש-פּאָר קאַפּלינג זאָל זיין געוויינט ווי ווייַט ווי מעגלעך צו ויסמיידן בראָדסידע-פּאָר קאַפּלינג, 3S פראַקשאַנאַל הערשן זאָל זיין געוויינט צו ויסמיידן יבער-קאַפּלינג אָדער קראָסווערד.

(7) הערות אויף ראַש פֿילטרירונג פֿאַר הויך-גיכקייַט סיסטעמען.

רעדוצירן נידעריק ינטערפיראַנס (ונטער 1 כז) געפֿירט דורך ראַש פון מאַכט מקור, און לייגן שילדינג אָדער פֿילטרירונג קרייַז ביי יעדער מאַכט מקור אַקסעס סוף.

לייג 100F ילעקטראַליטיק קאַפּאַסאַטער פילטער אין יעדער אָרט וווּ די מאַכט צושטעלן קומט אין די פּקב.

צו רעדוצירן הויך-אָפטקייַט ראַש, שטעלן ווי פילע דיקאָופּלינג קאַפּאַסאַטערז ביי יעדער Vcc און GND ווי מעגלעך.

פּאַראַלעל פּאַראַלעל צו די Vcc און GND פּליינז, צעטיילן זיי מיט דיעלעקטריקס (אַזאַ ווי FR-4PCB) און בייפּאַס קאַפּאַסאַטערז אין אנדערע לייַערס.

(8) הויך -גיכקייַט סיסטעם גראָונד אָפּשפּרונג

פּרוּווט צו לייגן אַ דיקאָופּלינג קאַפּאַסאַטער צו יעדער Vcc/GND סיגנאַל פּאָר.

אַ פונדרויסנדיק באַפער איז צוגעגעבן צו דער רעזולטאַט סוף פון הויך-גיכקייַט מאַפּאָלע סיגנאַלז אַזאַ ווי קאָונטערס צו רעדוצירן די פאָדערונג פון דרייווינג קאַפּאַציטעט.

די סלאָו סלאָו (נידעריק-העכערונג-שיפּוע) מאָדע איז באַשטימט פֿאַר רעזולטאַט סיגנאַלז וואָס טאָן ניט דאַרפן האַרב גיכקייַט.

קאָנטראָל מאַסע רעאַקטאַנסע.

רעדוצירן די פליפּינג סיגנאַל פון די זייגער אָדער פאַרשפּרייטן עס ווי יוואַנלי ווי מעגלעך אַרום די שפּאָן.

דער סיגנאַל וואָס אָפט פליפּס איז ווי נאָענט צו די GND שטיפט פון דעם שפּאָן ווי מעגלעך.

דער פּלאַן פון סינטשראָנאָוס טיימינג קרייַז זאָל ויסמיידן די ינסטאַנטאַניאַס מאַפּאָלע פון ​​פּראָדוקציע.

דיווערטינג די מאַכט צושטעלן און די ערד קענען שפּילן אַ ראָלע אין די קוילעלדיק ינדאַקטאַנס.