site logo

PCB ဒီဇိုင်းအတွေ့အကြုံအကျဉ်းချုပ်

ဒီအသိဉာဏ်ရှိတဲ့အသက်အရွယ်မှာ၊ ဒီနယ်ပယ်မှာမင်း FPGA မှာကျွမ်းကျင်မှုရချင်ရင်ကမ္ဘာကြီးကမင်းကိုစွန့်ခွာလိမ့်မယ်၊ The Times ကမင်းကိုစွန့်ခွာလိမ့်မယ်။

မြန်နှုန်းမြင့်စနစ်အတွက်စဉ်းစားစရာများ PCB design related to serdes applications are as follows:

ipcb

(၁) Microstrip နှင့် Stripline ကြိုးများ။

Microstrip လိုင်းများသည်နှောင့်နှေးမှုအနည်းဆုံးဖြစ်စေရန်ရည်ညွှန်းလေယာဉ် (GND သို့မဟုတ် Vcc) ၏အပြင်ဘက်ရှိအချက်ပြအလွှာကိုသွယ်တန်းထားသည်။ ပုံတွင်ပြထားသည့်အတိုင်းဖဲကြိုးဝါယာကြိုးများသည်ပိုမိုကောင်းမွန်သော capacitive reactance၊ ပိုမိုလွယ်ကူသော impedance ထိန်းချုပ်မှုနှင့်သန့်ရှင်းသော signal တို့အတွက်ရည်ညွှန်းလေယာဉ်နှစ်စင်းအကြားအတွင်းအချက်ပြအလွှာတွင်သွယ်တန်းထားသည်။

Microstrip line နှင့် strip line တို့သည် wiring အတွက်အကောင်းဆုံးဖြစ်သည်

(၂) မြန်နှုန်းမြင့် differential signal wiring ။

မြန်နှုန်းကွဲပြားခြားနားမှုအချက်ပြအတွဲအတွက်အသုံးများသောဝါယာကြိုးများတွင် Edge Coupled microstrip (အပေါ်ဆုံးအလွှာ)၊ Edge Coupled ribbon line (မြှင့်တင်ထားသော signal layer၊ မြန်နှုန်းမြင့် SERDES differential signal signal အတွက်သင့်တော်သော) နှင့် Broadside Coupled microstrip အတွက်ပုံတွင်ပြထားသည်။

မြန်နှုန်းမြင့်ကွဲပြားခြားနားသောအချက်ပြတွဲချိတ်ကြိုး

(၃) ရှောင်ကွင်းနိုင်စွမ်း (BypassCapacitor)

Bypass capacitor သည်အလွန်နိမ့်သော series impedance ပါ ၀ င်သော capacitor တစ်ခုဖြစ်သည်၊ ၎င်းကိုအဓိကအားဖြင့်မြန်နှုန်းပြောင်းလဲခြင်းအချက်ပြများတွင်အဓိကအသုံးပြုရန်ဖြစ်သည်။ FPGA system တွင်အဓိကအားဖြင့်သုံးသော bypass capacitors သုံးမျိုးရှိသည်။ မြန်နှုန်းမြင့်စနစ် (100MHz ~ 1GHz) တွင်အသုံးများသော bypass capacitors များသည် 0.01nF မှ 10nF အထိ၊ များသောအားဖြင့် Vcc မှ ၁ စင်တီမီတာအတွင်းဖြန့်ဝေသည်။ အလတ်စားမြန်နှုန်းစနစ် (ဆယ် MHZ 100MHz ထက်ပိုသော)၊ ပုံမှန်အားဖြင့် capacitor range သည် 47cc မှ 100nF tantalum capacitor ဖြစ်ပြီးယေဘုယျအားဖြင့် Vcc ၏ 3cm အတွင်း မြန်နှုန်းနိမ့်စနစ် (10 MHZ ထက်နည်း)၊ အသုံးများသော bypass capacitor အကွာအဝေးသည် 470nF မှ 3300nF capacitor ဖြစ်ပြီး PCB ပေါ်ရှိအပြင်အဆင်သည်အတော်လေးအခမဲ့ဖြစ်သည်။

(၄) Capacitance အကောင်းဆုံးကြိုးသွယ်ခြင်း။

Capacitor wiring can follow the following design guidelines, as shown.

Capacitive အကောင်းဆုံးဝါယာကြိုး

Capacitive pin pads are connected using large size through holes (Via) to reduce coupling reactance.

Use a short, wide wire to connect the pad of the capacitor pin to the hole, or directly connect the pad of the capacitor pin to the hole.

LESR capacitors (Low Effective Series Resistance) were used.

GND pin (သို့) အပေါက်တစ်ခုစီကိုမြေပြင်လေယာဉ်နှင့်ချိတ်ဆက်သင့်သည်။

(၅) မြန်နှုန်းမြင့်နာရီနာရီကြိုးစနစ်၏အဓိကအချက်များ။

zigzag အကွေ့အကောက်များနှင့်လမ်းကြောင်းများကိုတတ်နိုင်သမျှဖြောင့်ဖြောင့်တန်းတန်းရှောင်ပါ။

အချက်အလွှာတစ်ခုတည်း၌လမ်းကြောင်းရှာရန်ကြိုးစားပါ။

အပေါက်များမှတဆင့်ဖြစ်နိုင်ချေရှိသောအတတ်နိုင်ဆုံးမသုံးပါနှင့်။

အပေါက်များအသုံးပြုခြင်းကိုရှောင်ရှားရန်နှင့်အချက်ပြနှောင့်နှေးမှုကိုအနည်းဆုံးဖြစ်စေရန်အပေါ်ဆုံးအလွှာတွင် microstrip ဝါယာကြိုးကိုသုံးပါ။

ဆူညံသံနှင့် crosstalk ကိုလျှော့ချရန်မြေပြင်လေယာဉ်ကိုနာရီအချက်ပြအလွှာအနီးတွင်ထားပါ။ ပြည်တွင်းအချက်ပြအလွှာကိုသုံးလျှင်ဆူညံသံများနှင့်အနှောင့်အယှက်များကိုလျှော့ချရန်မြေပြင်လေယာဉ်နှစ်စင်းကြားတွင်နှိုးဆော်နိုင်သည်။ အချက်ပြနှောင့်နှေးမှုကိုအတိုကောက်

နာရီအချက်ပြသည်မှန်ကန်သော impedance နှင့်လိုက်ဖက်သင့်သည်။

(၆) မြန်နှုန်းမြင့်စနစ်ချိတ်ဆက်ခြင်းနှင့်ကြိုးသွယ်ခြင်း၌သတိထားရန်လိုအပ်သောကိစ္စများ

Note the impedance matching of the differential signal.

အချက်ပြမျဉ်း၏အကျယ်ကိုသတိပြုပါ၊ ၎င်းသည်အချက်ပြမှုမြင့်တက်ချိန်သို့ကျဆင်းချိန်၏ ၂၀ ရာခိုင်နှုန်းကိုခံနိုင်ရည်ရှိသည်။

သင့်တော်သော connectors များနှင့် connector ၏အဆင့်သတ်မှတ်ချက်သည်ဒီဇိုင်း၏အမြင့်ဆုံးကြိမ်နှုန်းနှင့်ကိုက်ညီသင့်သည်။

အနား-စုံတွဲချိတ်ဆက်ခြင်းကိုကျယ်ကျယ်ပြန့်ပြန့် တွဲ၍ ရှောင်ကြဉ်ရန်အတတ်နိုင်ဆုံးသုံးသင့်သည်။ over-coupling (သို့) crossword ကိုရှောင်ရန် 3S fractional rule ကိုသုံးသင့်သည်။

(၇) မြန်နှုန်းမြင့်စနစ်များအတွက်ဆူညံသံစစ်ထုတ်ခြင်းဆိုင်ရာမှတ်စုများ

ပါဝါအရင်းအမြစ်ဆူညံသံကြောင့်ဖြစ်ပေါ်လာသောကြိမ်နှုန်းနိမ့်သောနှောင့်ယှက်မှု (၁KHz အောက်) ကိုလျှော့ချပြီးပါဝါအရင်းအမြစ်သုံးအဆုံးတစ်ခုစီတွင်အကာအကွယ်သို့မဟုတ်အကာအကွယ်ပတ်လမ်းကိုထည့်ပါ။

ပါဝါထောက်ပံ့ရေးသည် PCB ထဲသို့ ၀ င်လာသောနေရာတိုင်းတွင် 100F electrolytic capacitor filter ကိုထည့်ပါ။

ကြိမ်နှုန်းမြင့်ဆူညံသံလျှော့ချရန် Vcc နှင့် GND တစ်ခုစီတွင် decoupling capacitors များကိုတတ်နိုင်သမျှများများထားပါ။

Vcc နှင့် GND လေယာဉ်များကိုတစ်ပြိုင်နက်တည်းဖယ်ထုတ်ပါ၊ ၎င်းတို့အား dielectrics (FR-4PCB ကဲ့သို့) နှင့် ခွဲ၍ အခြားအလွှာများရှိကျော်လွှားနိုင်သော capacitors များကိုခင်းပါ။

(၈) မြန်နှုန်းမြင့်စနစ် Ground Bounce

Vcc/GND signal pair တစုံစီတွင် decoupling capacitor ကိုထည့်ရန်ကြိုးစားပါ။

မောင်းနှင်နိုင်စွမ်းကိုလျှော့ချရန်ကောင်တာကဲ့သို့မြန်နှုန်းမြင့်ပြောင်းပြန်အချက်ပြမှုများ၏အဆုံး၌ပြင်ပ Buffer တစ်ခုထည့်သွင်းသည်။

Slow Slew (low-rise-slope) mode သည်ပြင်းထန်သောအမြန်နှုန်းမလိုသော output signal များအတွက်သတ်မှတ်ထားသည်။

load reactance ကိုထိန်းချုပ်ပါ။

နာရီလှန်အချက်ပြကိုလျှော့ချပါ၊ သို့မဟုတ်၎င်းကိုချစ်ပ်ပတ်လည်တွင်အညီအမျှဖြန့်ဝေပါ။

မကြာခဏလှန်လိုက်သောအချက်သည်ချစ်ပ်၏ GND pin နှင့်အတတ်နိုင်ဆုံးနီးစပ်သည်။

synchronous timing circuit ၏ဒီဇိုင်းသည် output ၏ချက်ချင်းပြောင်းပြန်လှန်ခြင်းကိုရှောင်သင့်သည်။

ပါဝါထောက်ပံ့မှုနှင့်မြေဆီလွှာကိုလွှဲပြောင်းပေးခြင်းသည်အလုံးစုံ inductance တွင်အခန်းကဏ္တစ်ခုဖြစ်သည်။