Rechèch sou fabrikabilite nan PCBA pa PCB rezistans konsepsyon soude

Avèk devlopman rapid nan teknoloji modèn elektwonik, PCBA ap devlope tou nan direksyon pou dansite segondè ak segondè fyab. Malgre ke aktyèl PCB ak PCBA nivo teknoloji fabrikasyon an te amelyore anpil, pwosesis konvansyonèl soude PCB la pa pral fatal nan fabrikabilite pwodwi a. Sepandan, pou aparèy ki gen anpil ti espas PIN, konsepsyon rezonab nan pad soude PCB ak PCB bloke pad ap ogmante difikilte nan pwosesis soude SMT ak ogmante risk pou bon jan kalite nan pwosesis PCBA sifas mòn.

ipcb

Nan sans de manufacturability potansyèl la ak pwoblèm fyab ki te koze pa desen an rezonab nan PCB soude pad ak bloke pad, pwoblèm yo manufacturability ka evite pa optimize konsepsyon an anbalaj aparèy ki baze sou nivo pwosesis aktyèl la nan PCB ak PCBA. Konsepsyon optimize sitou nan de aspè, premye, PCB optimize konsepsyon optimize; Dezyèmman, PCB optimize jeni konsepsyon. Pake konsepsyon selon IPC 7351 estanda bibliyotèk pake epi al gade nan gwosè a pad rekòmande nan spesifikasyon nan aparèy. Pou konsepsyon rapid, enjenyè Layout yo ta dwe ogmante gwosè pad la selon gwosè rekòmande pou modifye konsepsyon an. Longè ak lajè pad soude PCB yo ta dwe ogmante pa 0.1mm, ak longè ak lajè blòk pad soude yo ta dwe ogmante pa 0.1mm sou baz pad soude a. Konvansyonèl PCB pwosesis soude rezistans mande pou kwen nan pad la ta dwe kouvri pa 0.05mm, ak pon an presegondè nan de kousinen yo ta dwe pi gwo pase 0.1mm. Nan etap nan konsepsyon nan jeni PCB, lè gwosè a nan kousinen soude pa ka optimize ak pon an soude mitan ant de kousinen yo se mwens pase 0.1mm, jeni PCB adopte gwoup soude tretman fenèt plak konsepsyon. Lè de espas kwen an pad pi gran pase 0.2mm pad, dapre konsepsyon an anbalaj konvansyonèl pad; Lè distans ki genyen ant bor yo nan de kousinen yo se mwens pase 0.2mm, se konsepsyon optimize DFM ki nesesè. Metòd konsepsyon DFM optimize a itil pou optimize gwosè kousinen yo. Asire ke flux soudaj nan pwosesis soudaj ka fòme yon pad baryè minimòm lè PCB fabrike. Lè distans kwen ant de kousinen yo pi gran pase 0.2mm, yo dwe fèt konsepsyon jeni a selon kondisyon konvansyonèl yo; Lè distans ki genyen ant bor yo nan de kousinen se mwens pase 0.2mm, DFM konsepsyon ki nesesè. Metòd DFM nan konsepsyon jeni gen ladan optimize konsepsyon kouch rezistans soude ak koupe kòb kwiv mete nan kouch èd soude. Gwosè a nan kòb kwiv mete-koupe dwe al gade nan spesifikasyon nan aparèy. Pad an kwiv-koupe yo ta dwe nan seri a gwosè nan konsepsyon an pad rekòmande, ak PCB bloke konsepsyon an soude yo ta dwe yon sèl-pad konsepsyon fenèt, se sa ki, pon an bloke ka kouvri ant kousinen yo. Asire ke nan pwosesis fabrikasyon PCBA, gen yon pon soude bloke ant de kousinen yo pou izolasyon, pou fè pou evite soude pwoblèm aparans kalite ak pwoblèm fyab pèfòmans elektrik. Soude fim rezistans nan pwosesis la nan asanble soude ka efektivman anpeche soude pon koneksyon kout, pou PCB segondè-dansite ak broch espas amann, si pon an soude louvri ant broch yo izole, plant pwosesis PCBA pa ka garanti bon jan kalite a soude lokal nan pwodwi. Pou PCB izole pa soude ouvè nan gwo dansite ak broch amann espas, faktori PCBA aktyèl la detèmine ke materyèl la fèk ap rantre nan PCB se defektye epi yo pa pèmèt pwodiksyon sou entènèt. Yo nan lòd pou fè pou evite risk kalite, faktori fabrikasyon PCBA pa pral garanti bon jan kalite a soude nan pwodwi si kliyan an ensiste sou mete pwodwi yo sou entènèt. Li prevwa ke pwoblèm bon jan kalite soude nan pwosesis fabrikasyon nan faktori PCBA yo pral fè fas ak nan negosyasyon.

Ka etid:

Aparèy spesifikasyon gwosè liv, aparèy PIN sant espas: 0.65mm, lajè PIN: 0.2 ~ 0.4mm, longè PIN: 0.3 ~ 0.5mm. Gwosè a nan pad soude se 0.8 * 0.5mm, gwosè a nan pad soude se 0.9 * 0.6mm, espas la sant nan pad la aparèy se 0.65mm, espas la kwen nan pad soude se 0.15mm, espas la kwen nan pad soude se 0.05mm, epi lajè pad inilateral soude a ogmante pa 0.05mm. Dapre konsepsyon jeni konvansyonèl soude a, gwosè pad soude inilateral yo ta dwe pi gwo pase gwosè soude pad 0.05mm, sinon pral gen risk soude koule ki kouvri pad soude a. Jan yo montre nan Figi 5, lajè soude inilateral se 0.05mm, ki satisfè kondisyon pwodiksyon ak pwosesis soude. Sepandan, distans ki genyen ant bor yo nan de kousinen yo se sèlman 0.05mm, ki pa satisfè kondisyon teknolojik nan pon an soude rezistans minimòm. Jeni konsepsyon dirèkteman konsepsyon ranje a tout antye de konsepsyon PIN chip pou gwoup soude konsepsyon fenèt plak. Fè tablo ak fini SMT patch dapre egzijans konsepsyon jeni. Atravè tès la fonksyon, pousantaj la echèk soude nan chip la se plis pase 50%. Ankò nan eksperyans sik tanperati a, kapab tou ekran plis pase 5% nan pousantaj la ki defektye. Premye chwa a se analize aparans nan aparèy la (20 fwa loup), epi li te jwenn ke gen salop fèblan ak soude résidus ant broch yo adjasan nan chip la. Dezyèmman, echèk la nan analiz la pwodwi, te jwenn ke echèk la nan PIN la chip kout sikwi boule. Gade nan IPC 7351 bibliyotèk pake estanda, desen an nan pad an èd se 1.2mm * 0.3mm, desen an nan pad an blòk se 1.3 * 0.4mm, ak distans la sant ant kousinen adjasan se 0.65mm. Atravè konsepsyon ki anwo a, gwosè a nan inilateral 0.05mm soude satisfè kondisyon ki nan teknoloji pwosesis PCB, ak gwosè a nan adjasan soude espas 0.25mm satisfè kondisyon ki nan teknoloji soude pon. Ogmante konsepsyon redondans nan soude pon ka anpil redwi risk pou bon jan kalite soude, konsa tankou amelyore fyab la nan pwodwi yo. Lajè pad an soude oksilyè se kwiv-koupe, ak gwosè a nan pad an soude rezistans ajiste. Asire ke kwen ki genyen ant de kousinen yo nan aparèy la pi gran pase 0.2mm ak kwen ki genyen ant de kousinen yo nan aparèy la pi gran pase 0.1mm. Longè kousinen yo nan de kousinen yo rete san okenn chanjman. Li ka satisfè kondisyon fabrikabilite nan rezistans PCB soude konsepsyon sèl fenèt plak. Nan sans de kousinen yo mansyone pi wo a, pad ak rezistans konsepsyon soude yo optimize pa konplo a pi wo a. Espas kwen kousinen adjasan yo pi gran pase 0.2mm, ak espas kwen kousinen soude rezistans yo pi gran pase 0.1mm, sa ki ka satisfè egzijans pwosesis fabrikasyon soude rezistans soude. Apre optimize konsepsyon rezistans soude soti nan konsepsyon Layout PCB ak konsepsyon jeni PCB, òganize pou reprann menm kantite PCB, epi ranpli pwodiksyon aliye dapre menm pwosesis la.