Ki pwosesis debaz nan konsepsyon PCB?

Jeneral pwosesis konsepsyon debaz PCB se jan sa a:

Preparasyon preliminè → konsepsyon estrikti PCB → lis gid → anviwònman règ → Layout PCB → fil elektrik → optimize fil elektrik ak ekran swa → rezo ak DRC tcheke ak estrikti tcheke → pwodiksyon limyè desen → revizyon desen limyè → PCB pwodiksyon / koreksyon done → PCB tablo faktori konfimasyon EQ pwojè → pwodiksyon done patch → fini pwojè a.

1: Preparasyon

Sa a gen ladan prepare bibliyotèk pake ak schematic. Anvan PCB konsepsyon, we should first prepare the logic package of schematic SCH and the package library of PCB. Pakè bibliyotèk ka vini ak pad, men li difisil pou jwenn bibliyotèk apwopriye an jeneral. Li pi bon pou fè pwòp bibliyotèk pake ou selon enfòmasyon gwosè estanda nan aparèy yo chwazi a. In principle, the PCB packaging library should be done first, and then the SCH logic packaging should be done. PCB packaging library has high requirements, which directly affects the board installation; SCH logical packaging requirements are relatively loose, as long as the definition of pin attributes and the corresponding relationship with PCB packaging on the line. PS: Remak broch yo kache nan bibliyotèk la estanda. Lè sa a, se konsepsyon an schematic, pare fè konsepsyon PCB.

ipcb

2. PCB estrikti konsepsyon

Nan etap sa a, dapre gwosè tablo sikwi a ak pwezantasyon mekanik, sifas tablo PCB la trase nan anviwònman konsepsyon PCB, ak konektè, bouton / switch, twou vis, twou asanble ak sou sa yo mete selon kondisyon pwezante. Ak konplètman konsidere epi detèmine zòn nan fil elektrik ak zòn ki pa fil elektrik (tankou konbyen nan twou a vis alantou zòn nan ki pa fil elektrik).

3: gid rezo tab

Li rekòmande wout tab la nèt nan ankadreman an tablo an premye. Import a board enclosure in DXF format or EMN format

4: Rule setting

Règ rezonab yo ka mete selon konsepsyon espesifik PCB la. Règleman sa yo se manadjè kontrent PADS, ki ka itilize pou mete restriksyon sou lajè liy ak espas san danje nan nenpòt ki pwen nan pwosesis konsepsyon an. Zòn ki pa konfòme yo make pa makè DRC pandan tès DRC ki vin apre.

Anviwònman an règ jeneral yo mete anvan Layout a, paske pafwa kèk travay fanout bezwen ranpli pandan Layout a, se konsa règ yo ta dwe mete byen anvan FANout la. Lè pwojè a konsepsyon se pi gwo, ka konsepsyon an dwe ranpli pi efikasman. Remak: règ yo mete pou pi bon ak pi vit konsepsyon, nan lòt mo, pou konvenyans nan konsèpteur. Anviwònman komen yo se: 1. Default liy lajè / liy espas pou siyal komen. Chwazi epi mete twou a. 3. Mete lajè liy lan ak koulè siyal enpòtan yo ak ekipman pou pouvwa yo. 4. Anviwònman kouch Komisyon Konsèy la.

5: Layout PCB

Bezwen peye atansyon espesyal sou, nan plas eleman, eleman yo ta dwe konsidere lè gwosè aktyèl la (nan zòn nan ak wotè) ak pozisyon relatif ant eleman yo, pou asire ke pwopriyete elektrik yo ak pwodiksyon enstalasyon sikwi enstalasyon konvenyans ak posib sèks an menm tan an, yo ta dwe sou site la nan garanti prensip ki anwo a yo reflete, ki apwopriye aparèy chanjman, fè li pwòp ak bèl, Pou egzanp, yo ta dwe mete aparèy la menm nètman ak nan menm direksyon an, pa “epapiye nan o aza”. Etap sa a konsène difikilte nan tablo entegral figi ak pwochen degre fil elektrik, vle depanse gwo efò yo konsidere sa. Lè layout, ka fè preliminè fil elektrik premye pa afimatif kote, ase konsiderasyon.

6: fil elektrik

Wiring se pwosesis ki pi enpòtan nan konsepsyon PCB. Sa a pral afekte dirèkteman pèfòmans nan tablo PCB. Nan pwosesis la nan konsepsyon PCB, fil elektrik jeneralman gen tankou twa nivo divizyon: premye a se distribisyon an, ki se kondisyon ki pi fondamantal nan konsepsyon PCB. Si liy lan se pa moso twal, jwenn tout kote se liy vole, li pral yon tablo ki pa kalifye, ka di ke pa gen okenn antre.

Dezyèm lan se satisfaksyon nan pèfòmans elektrik. Sa a se estanda a pou mezire si yon tablo sikwi enprime kalifye. Sa a se apre distribisyon an, ak anpil atansyon ajiste fil elektrik la, pou ke li ka reyalize pi bon pèfòmans elektrik la. Lè sa a, gen estetik. Si twal fil elektrik ou a te konekte, tou pa gen plas la ki sa ki afekte pèfòmans aparèy elektrik, men gade sot pase desultorily, ajoute kolore, klere koulè, ki kalkile ki jan pèfòmans aparèy elektrik ou se yon bon bagay, toujou dwe fatra nan lòt moun je. Sa a pote gwo deranjman nan tès ak antretyen. Fil elektrik yo ta dwe pwòp ak inifòm, pa krochi san règleman yo. Tout bagay sa yo ta dwe reyalize nan yon kontèks pou asire pèfòmans elektrik ak satisfè lòt kondisyon endividyèl yo, otreman li se abandone sans lan.

Wiring se sitou te pote soti selon prensip sa yo: (1) An jeneral, liy lan pouvwa ak fil tè yo ta dwe branche premye asire pèfòmans nan elektrik nan tablo a sikwi. Nan sijè ki abòde lan kondisyon pèmèt, osi lwen ke posib elaji lajè nan ekipman pou pouvwa, fil tè, fil la tè pi bon se pi laj pase liy lan pouvwa, relasyon yo se: fil tè> liy pouvwa> liy siyal, anjeneral siyal liy lajè se: 0.2 ~ 0.3mm (apeprè 8-12mil), lajè a etwat jiska 0.05 ~ 0.07mm (2-3mil), kòd la pouvwa se jeneralman 1.2 ~ 2.5mm (50-100mil). Ka PCB nan yon sikwi dijital dwe itilize kòm yon sikwi ak kondiktè tè lajè, se sa ki, yon rezo tè (analog sikwi tè pa ka itilize nan fason sa a). (2) in advance to the more strict requirements of the line (such as high frequency line) wiring, input and output side line should avoid adjacent parallel, so as not to produce reflection interference. Lè sa nesesè, fil tè yo ta dwe ajoute nan izole, ak fil elektrik la nan de kouch adjasan yo ta dwe pèpandikilè youn ak lòt, ki se fasil yo pwodwi parazit kouple nan paralèl. (3) the oscillator shell is grounded, and the clock line should be as short as possible, and it can’t be everywhere. Anba sikwi osilasyon revèy la, sikwi lojik espesyal gwo vitès la ta dwe ogmante zòn tè a, epi li pa ta dwe ale nan lòt liy siyal yo, pou jaden elektrik ki antoure a gen tandans a zewo;

(4) Sèvi ak 45 ° fil kase fil elektrik osi lwen ke posib, pa 90 ° liy kase, yo nan lòd yo diminye radyasyon an nan siyal frekans segondè; (5) Nenpòt liy siyal pa ta dwe fòme yon bouk, si inevitab, bouk la ta dwe tankou ti ke posib; Liy siyal nan twou a ta dwe tankou ti ke posib; (6) Liy kle a ta dwe kout epi epè ke posib, epi yo ta dwe ajoute tè pwoteksyon sou toude bò yo. (7) lè transmèt siyal sansib ak siyal jaden bri nan câbles plat, li nesesè yo sèvi ak wout la nan “liy tè – siyal – liy tè”. (8) Pwen tès yo ta dwe rezève pou siyal kle pou fasilite pwodiksyon ak antretyen tès yo. (9) Apre yo fin konplete fil elektrik, yo ta dwe optimize fil elektrik; An menm tan an, apre yo fin tcheke preliminè rezo a ak chèk DRC kòrèk, se fil tè a plen nan zòn nan san yo pa fil elektrik, epi yo itilize yon gwo zòn nan kouch kòb kwiv mete kòm fil tè, ak kote yo rès yo konekte ak tè a kòm fil tè sou tablo a enprime. Oswa fè li tablo milti-kouch, ekipman pou pouvwa, liy baz chak okipe yon kouch.

(1) Liy Anjeneral, lajè liy siyal la se 0.3mm (12mil), ak lajè liy pouvwa a se 0.77mm (30mil) oswa 1.27mm (50mil); Distans ki genyen ant fil ak fil ak ant fil ak pad yo ta dwe pi gran pase oswa egal a 0.33mm (13mil). Nan aplikasyon pratik, li ta dwe konsidere ogmante distans la lè kondisyon yo pèmèt; Lè dansite kabl la wo, li rekòmande (men li pa rekòmande) pou itilize de câbles ant broch IC. Lajè câbles yo se 0.254mm (10mil), ak distans ant câbles yo pa mwens pase 0.254mm (10mil). Anba sikonstans espesyal, lè peny nan aparèy la dans ak lajè a se etwat, lajè liy lan ak espas liy ka apwopriye redwi. (2) PAD (PAD) PAD (PAD) ak tranzisyon twou (VIA) kondisyon debaz yo se: dyamèt disk la pase dyamèt twou a pi gran pase 0.6mm; Pou egzanp, inivèsèl kalite PIN résistans, kondansateur ak sikwi entegre, lè l sèvi avèk ki gen kapasite / twou gwosè 1.6mm / 0.8mm (63mil / 32mil), priz, PIN ak dyod 1N4007, lè l sèvi avèk 1.8mm / 1.0mm (71mil / 39mil). Nan aplikasyon pratik, li ta dwe detèmine selon gwosè eleman aktyèl yo. Si kondisyon yo disponib, gwosè pad la ka apwopriye ogmante. Ouverture nan enstalasyon nan eleman yo ki fèt sou pkb la ta dwe sou 0.2 ~ 0.4mm (8-16mil) pi gwo pase gwosè aktyèl la nan broch yo nan eleman yo. (3) Perforasyon an (VIA) se jeneralman 1.27mm / 0.7mm (50mil / 28mil); Lè dansite fil elektrik la wo, gwosè twou a ka redwi kòmsadwa, men li pa twò piti, ka konsidere 1.0mm / 0.6mm (40mil / 24mil). PAD ak VIA: ≥ 0.3mm (12mil) PAD ak PAD: ≥ 0.3mm (12mil) PAD ak TRACK: ≥ 0.3mm (12mil) TRACK ak TRACK: ≥ 0.3mm (12mil) ≥ 0.3mm (12mil) PAD ak VIA: ≥ 0.254mm (10mil) PAD ak TRACK: ≥ 0.254mm (10mil) PAD ak TRACK: ≥ 0.254mm (10mil) TRACK ak TRACK: ≥ 0.254mm (10mil)

7: optimize fil elektrik ak enprime ekran

“Pa gen okenn pi bon, sèlman pi bon”! Pa gen pwoblèm konbyen efò ou mete nan desen an, lè ou fini, gade l ‘ankò, epi ou pral toujou santi ou ka chanje anpil. Yon règ konsepsyon jeneral nan gwo pous se ke fil elektrik optimal pran de fwa osi lontan ke premye fil elektrik. Apre ou fin santi ke pa gen anyen ki bezwen chanje, ou ka mete kwiv. Tap mete kòb kwiv mete jeneralman tap mete fil tè (peye atansyon sou separasyon an nan tè analòg ak dijital), tablo multi ka bezwen tou kouche pouvwa. Pou enprime ekran, nou ta dwe peye atansyon a pa dwe bloke pa aparèy la oswa retire pa twou a ak pad. An menm tan an, konsepsyon fè fas a sifas la eleman, pati anba a nan mo a yo ta dwe glas pwosesis, se konsa yo pa konfonn nivo la.

8: Rezo, DRC ak enspeksyon estrikti

Anvan penti limyè, li jeneralman nesesè yo Tcheke. Chak konpayi gen pwòp Lis Tcheke li yo, ki gen ladan kondisyon ki nan prensip, konsepsyon, pwodiksyon ak lòt lyen. Sa ki anba la a se yon entwodiksyon nan de fonksyon yo enspeksyon prensipal ki ofri nan lojisyèl an. DRC tcheke:

9: pwodiksyon penti limyè

Anvan pwodiksyon an nan penti limyè, asire ke laparans la se vèsyon an dènye ki te ranpli ak satisfè kondisyon yo ki konsepsyon. Se dosye a pwodiksyon nan penti limyè itilize pou pwodiksyon an nan tablo nan faktori a plak, pwodiksyon an nan nèt asye nan faktori a nèt asye, ak dosye a pwosesis pwodiksyon nan faktori a soude.

The output files are as follows (take the four-layer board as an example) : 1). Wiring layer: refers to the conventional signal layer, mainly wiring. Yo rele yo L1, L2, L3, AK L4, kote L reprezante kouch kouch fil elektrik la.

2). Kouch enprime ekran: refere a kouch nan dokiman konsepsyon ki bay enfòmasyon pou pwosesis enprime ekran an. Anjeneral, pral gen enprime ekran tèt ak enprime ekran anba si gen aparèy oswa mak sou kouch nan tèt ak anba. Nonmen: se kouch nan tèt yo te rele SILK_TOP; Non ki kache a se SILK_BOTTOM.